Resultados da pesquisa

Ir para navegação Ir para pesquisar

Resultados nos títulos das páginas

Resultados nos textos das páginas

  • ...sino, e também pelos alunos através do uso de kits de desenvolvimento para FPGA de baixo custo (< U$ 1000). Os instrumentos de medição, principalmente aq Neste projeto será desenvolvido e implementado em FPGA um protótipo para análise no domínio da
    9 kB (1 622 palavras) - 14h19min de 15 de março de 2018
  • *[http://en.wikipedia.org/wiki/Fpga Wikipedia - FPGA] ===Projeto e programação do FPGA===
    2 kB (285 palavras) - 10h32min de 11 de março de 2015
  • #REDIRECIONAMENTO [[Configuração da USB para programação do FPGA via JTAG]]
    79 byte (12 palavras) - 10h09min de 25 de novembro de 2013
  • ...idático para análise de sinais no domínio da frequência - Implementação em FPGA]]
    116 byte (20 palavras) - 14h17min de 15 de março de 2018
  • ...o propõe um sistema baseado em componentes de hardware programável do tipo FPGA que será administrado através da linguagem VHDL. FPGA. VGA. VHDL. Memória. Vídeo Analógico.
    1 kB (199 palavras) - 10h10min de 12 de março de 2019
  • ...de passo tendo como dispositivo alvo o Controlador de 8 bits Softcore para FPGA [Destro, 2011]. ;Palavras chave:FPGA, Interface Web, Sistemas Embarcados.
    2 kB (254 palavras) - 10h33min de 11 de março de 2015
  • ...is very common to find, after performing a complete timing analysis on an FPGA design, that one or more timing reports indicate a timing failure. How can ...11f27&elqaid=72032&elqat=1 AN 584: Timing Closure Methodology for Advanced FPGA Design]
    4 kB (580 palavras) - 11h13min de 26 de agosto de 2021
  • *A instalação do cabo e driver USB para programação via JTAG de FPGA ALTERA deve ser feito uma vez na maquina onde será usado o programador da ====Configuração da USB para programação do FPGA====
    3 kB (494 palavras) - 10h30min de 11 de março de 2015
  • Projeto de Pesquisa: '''Multiplicadores por Constante baseados em RNS para FPGA'''. <br />
    234 byte (29 palavras) - 13h07min de 12 de maio de 2018
  • ;Integração de ramais analógicos com FPGA utilizando processador softcore ...a de hardware e software para realizar a integração do ramal analógico com FPGA foram executados.
    3 kB (443 palavras) - 10h48min de 17 de fevereiro de 2023
  • ...ção, Gerenciamento e Monitoramento com o Laboratório Remoto de FPGAs (eLab FPGA)''' ...que permitirá a interação com os componentes, chaves e botões nos kits de FPGA do eLab. Além disso, será possível acompanhar os resultados por meio de
    2 kB (369 palavras) - 20h19min de 18 de dezembro de 2023
  • ;Integração de ramais analógicos com FPGA para processamento de áudio utilizando softcores ...gicos programáveis, mais especificamente as Field Programmable Gate Array (FPGA), vem possibilitando a criação de plataformas sob medida para uma determi
    2 kB (261 palavras) - 20h35min de 6 de abril de 2022
  • * Usando os Kits de FPGA ...ar_o_circuito_lógico_no_FPGA | Preparando para gravar o circuito lógico no FPGA]]
    3 kB (452 palavras) - 11h20min de 11 de março de 2020
  • [[Categoria:FPGA]]
    370 byte (58 palavras) - 10h35min de 11 de março de 2015
  • mesmo FPGA, possam utilizá-la, a fim de atender dispositivos em conformidade com a no A plataforma é baseada em um sistema embarcado, também sintetizado no FPGA, com
    2 kB (344 palavras) - 10h33min de 11 de março de 2015
  • * Troca da família do FPGA; == Troca da família do FPGA==
    2 kB (339 palavras) - 15h53min de 28 de dezembro de 2014
  • : <strong>Integração de ramais analógicos com FPGA paraprocessamento de áudio utilizando softcores</strong> ...gicos programáveis, mais especificamente as Field Programmable Gate Array (FPGA), vem possibilitando a criação de plataformas sobmedida para uma determin
    2 kB (281 palavras) - 21h49min de 5 de abril de 2022
  • {{Cl|2 |15/2 | 2 | UN2 - Processadores embarcados e depuração em FPGA | Lab Programação}} {{Cl|3 |21/2 | 2 | UN2 - Processadores embarcados e depuração em FPGA | Lab Programação}}
    13 kB (1 625 palavras) - 09h32min de 7 de março de 2017
  • ...ção do chip, níveis de tensão de alimentação e velocidade relativa de cada FPGA devido ao processo de fabricação. ...de tensão de alimentação''', as tensões mais críticas para o desempenho do FPGA são o Vcc e as tensões de I/O (Entrada e Saída). Cada uma das tensões d
    3 kB (569 palavras) - 11h24min de 17 de maio de 2017
  • Esta proposta visa desenvolver o [[FPGA eLab: Plataforma de Desenvolvimento Avançado para Ensino e Pesquisa]]. Du
    359 byte (56 palavras) - 17h05min de 16 de agosto de 2023
  • ...de espectro de frequências didático desenvolvido utilizando um dispositivo FPGA. A proposta de trabalho surgiu em função do alto custo de equipamentos co ...-heteródino. Devido as características do conversor ADC disponível no kit FPGA utilizado, o sistema está limitado a faixa de frequência entre 0 kHz à 2
    4 kB (624 palavras) - 09h40min de 17 de agosto de 2018
  • ;FPGA eLab: Plataforma de Desenvolvimento Avançado para Ensino e Pesquisa; ...omo objetivo propor um sistema que provê uma plataforma de desenvolvimento FPGA, permitindo o acesso à diversos \textit{kits} de placas de forma remota. A
    2 kB (296 palavras) - 12h53min de 9 de maio de 2024
  • ...Tap, sintetizado no próprio FPGA, para a confirmação de sinais internos do FPGA. Os cenários implementados permitiram verificar o correto funcionamento do FPGA, Processamento de Sinais, VHDL, Gerador Senoidal, Filtros.
    5 kB (838 palavras) - 10h32min de 11 de março de 2015
  • ...me Standard Edition User Guide: Third-party Simulation - ModelSim - Intel® FPGA Edition, ModelSim® , and QuestaSim] ;ModelSim* - Intel® FPGA Edition Simulation Quick-Start - Intel® Quartus® Prime Standard Edition:
    4 kB (520 palavras) - 18h35min de 15 de setembro de 2022
  • ...) que se comunicam entre si, para demonstrar a sincronização do relógio do FPGA escravo com uma precisão de nanossegundos. ;Palavras-chave: Sincronização em Hardware. PTP. IEEE-1588v2. FPGA. Protocolo de sincronização de tempo.
    2 kB (414 palavras) - 14h28min de 23 de outubro de 2019
  • ==Comparador de igualdade e programação no FPGA== * Programar o FPGA para implementar um comparador de igualdade.
    3 kB (510 palavras) - 09h37min de 21 de outubro de 2014
  • ...o) que se comunicam entre si, para demonstrar asincronização do relógio do FPGA escravo com uma precisão de nanossegundos. ;Palavras-chave: Sincronização em Hardware. PTP. IEEE-1588v2. FPGA. Protocolo de sincronização de tempo.
    2 kB (411 palavras) - 11h44min de 31 de outubro de 2019
  • ...o) que se comunicam entre si, para demonstrar asincronização do relógio do FPGA escravo com uma precisão de nanossegundos. ;Palavras-chave:Sincronização em Hardware. PTP. IEEE-1588v2. FPGA. Protocolo de sicro-nização de tempo.
    2 kB (378 palavras) - 16h21min de 20 de outubro de 2019
  • ...- 2 será implementado em linguagem VDHL com implementação real em um CHIP FPGA. Este sistema tem uma previsão de largura de banda inicial de (30kHz a 20M [[Categoria:FPGA]]
    1 kB (231 palavras) - 10h33min de 11 de março de 2015
  • ...to de recursos. Docentes poderão realizar atividades práticas de ensino em FPGA em ambientes remotos, e estudantes terão acesso a um amplo conjunto de kit :* Jamilly da Silva Pinheiro, [[G5: FPGA eLab: Registro Diário/Semanal - Jamilly da Silva Pinheiro]]
    5 kB (737 palavras) - 17h16min de 27 de fevereiro de 2024
  • ...Assist from Terasic DE0-Nano Board] esta resumido o processo de uso de um FPGA para a restauração do módulo AGC da Apolo 11. Uma série de vídeos mos ...pois detalha algumas áreas como eletrônica digital, eletrônica analógica, FPGA, programação de software (não tão soft) e uso de instrumentação eletr
    3 kB (559 palavras) - 12h38min de 17 de abril de 2020
  • |13:30 - 14:15|| [[SSI III]] || Lab. Des. || PCC FPGA (Neri) || PCC LTE (Adriano) ||Lab. Des. |14:15 - 15:00|| [[SSI III]] || Lab. Des. ||PCC FPGA (Neri) || PCC LTE (Adriano)||Lab. Des.
    3 kB (361 palavras) - 09h38min de 6 de abril de 2009
  • Para utilizar o Software Quartus II para programar o FPGA, siga as seguintes etapas: Para programar o FPGA a interface do programador deverá estar conforme mostra a figura abaixo:
    3 kB (509 palavras) - 17h18min de 6 de maio de 2024
  • ...bilizando em um monitor os sinais capturados. O módulo de interface VGA em FPGA foi implementado usando dispositivos da ALTERA® disponíveis no kit de des ..., que é uma ferramenta para leitura em tempo real de sinais no interior do FPGA, permitindo uma análise detalhada do funcionamento dos blocos.
    5 kB (824 palavras) - 10h32min de 11 de março de 2015
  • ==Escolha do kit com o FPGA== ...s, Displays, Conectores ligados diretamente a um conjunto de pinos do chip FPGA, Conversores A/D e D/A, entre outros. Para conhecer a característica de c
    9 kB (1 337 palavras) - 11h58min de 1 de dezembro de 2023
  • * Gravando o projeto no FPGA; ==Gravando o projeto no FPGA==
    2 kB (406 palavras) - 18h11min de 6 de outubro de 2015
  • ...ar_o_circuito_lógico_no_FPGA | Preparando para gravar o circuito lógico no FPGA]]
    1 kB (216 palavras) - 09h39min de 18 de junho de 2018
  • *Introdução à Tecnologia FPGA. {{ref_1|Projetando Controladores Digitais com FPGA | | César da Costa| Novatec| |2006 | |}}
    2 kB (245 palavras) - 12h40min de 5 de fevereiro de 2015
  • * '''Aula 07/11/2014''' - Contador Assíncrono Crescente - Uso do FPGA [http://wiki.sj.ifsc.edu.br/index.php/Contador_Ass%C3%ADncrono_Crescente_-_ * FPGA - Contador Assíncrono Crescente - Uso do FPGA [http://wiki.sj.ifsc.edu.br/index.php/Contador_Ass%C3%ADncrono_Crescente_-_
    4 kB (646 palavras) - 08h26min de 8 de outubro de 2015
  • ...o propõe um sistema baseado em componentes de hardware programável do tipo FPGA que será administrado através da liguagem VHDL. O sistema irá realizar a Palavras-chave: FPGA, VGA, VHDL, Memória e Vídeo Analógico.
    4 kB (679 palavras) - 15h03min de 24 de março de 2019
  • ...a possibilidade de implementar em hardware para analise do espectro em um FPGA utilizando a linguagem VHDL e também utilizando outras ferramentas para po ...runo Marcos. Desenvolvimento e uso de módulos para processamento de sinais FPGA. São José: [s.n.], 2011. 53 p.
    5 kB (740 palavras) - 21h25min de 24 de agosto de 2020
  • ...o) que se comunicam entre si, para demonstrar asincronização do relógio do FPGA escravo com uma precisão de nanossegundos. ;Palavras-chave: Sincronização em Hardware. PTP. IEEE-1588v2. FPGA. Protocolo de sincronização de tempo.
    5 kB (752 palavras) - 16h42min de 20 de outubro de 2019
  • =Configuração da USB para programação do FPGA= ...]. O posterior uso e programação do FPGA são detalhados em [[Programando o FPGA através da USB-Blaster]].
    5 kB (837 palavras) - 09h41min de 23 de fevereiro de 2021
  • ...ESQUISA|Desenvolvimento e uso de módulos para o processamento de sinais em FPGA|Bruno Marcos Espindola |Prof. Marcos Moecke ||PIBIC EM/CNPq 2010/2011 |01/0 {{PROJ2|PESQUISA|Sistema de análise de sinais: Módulo de interface VGA em FPGA|Glaucio Bertelli Peres|Prof. Marcos Moecke ||PIBIC EM/CNPq 2010/2011 |01/08
    2 kB (322 palavras) - 08h26min de 21 de agosto de 2014
  • =[[Preparando para gravar o circuito lógico no FPGA]]= Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE0-Nano.
    4 kB (627 palavras) - 10h03min de 22 de maio de 2020
  • =Preparando para gravar o circuito lógico no FPGA= Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE2-115. [[Arquivo:KitDE
    4 kB (757 palavras) - 13h41min de 24 de outubro de 2014
  • ...oratório de Simulação de memórias.Hoje vamos mostrar algum conceitos sobre FPGA, o que são estes dispositivos integrados, suas principais características * Apresentar o FPGA.
    11 kB (1 667 palavras) - 13h11min de 6 de dezembro de 2016
  • ...ontent/dam/altera-www/global/ja_JP/pdfs/literature/an/an297.pdf Optimizing FPGA Performance Using the Quartus II Software] - Application Note 297
    2 kB (233 palavras) - 23h51min de 28 de fevereiro de 2019
  • <tr><th> Signal <th> Name FPGA <th> Pin No. Description <th> I/O Standard <tr><th> Signal <th> Name FPGA <th> Pin No. Description <th> I/O Standard
    14 kB (2 425 palavras) - 13h14min de 23 de junho de 2022
  • =Preparando para gravar o circuito lógico no FPGA= Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE2-115. [[Arquivo:KitDE
    5 kB (855 palavras) - 08h49min de 11 de dezembro de 2013
  • =Preparando para gravar o circuito lógico no FPGA= Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit MERCURIO IV. [[Arquivo:K
    5 kB (850 palavras) - 16h37min de 6 de dezembro de 2013
  • =Preparando para gravar o circuito lógico no FPGA= Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE2-115. [[Arquivo:KitDE
    5 kB (862 palavras) - 11h57min de 26 de junho de 2014
  • ...possibilita habilitar no compilador o uso dos multiplicadores embutidos no FPGA, resultando em redução do atraso de propagação entre 30% a 45%. ...Desempenho de circuitos aritméticos, tipos de somadores, multiplicadores, FPGA, VHDL
    4 kB (700 palavras) - 15h46min de 5 de setembro de 2016
  • ...rocessadores embarcados em FPGA, projetos avançados de sistemas utilizando FPGA # Processadores embarcados e depuração em FPGA (12h): Configuração e geração de processadores; Desenvolvimento de soft
    6 kB (839 palavras) - 00h17min de 6 de novembro de 2020
  • * Utilizar um kit FPGA para implementar o circuito. * Identifique no kit FPGA (DE2-115) as chaves, leds e mostrador que será utilizado
    8 kB (1 275 palavras) - 17h22min de 9 de novembro de 2023
  • *[[Introdução à tecnologia FPGA ]] :* http://fpga-dsp-scratch.blogspot.com.br/2008/08/vhdl-part-29-priority-encoder.html
    7 kB (1 023 palavras) - 20h54min de 21 de fevereiro de 2017
  • ...e proporcionar a conexão de um elevado usando um (microprocessador (ARM) e FPGA (XILINX)) a plataforma para laboratórios remotos, denominada Weblab-Deusto
    1 kB (163 palavras) - 15h28min de 17 de novembro de 2017
  • ...ema chamado SignalTap II que pode capturar e mostrar os sinais em qualquer FPGA em tempo real. *2. Restaure, compile e carregue o projeto no FPGA. No conector P2-verde do DAC deve estar sendo gerada uma senoide (conecte a
    5 kB (801 palavras) - 18h57min de 16 de fevereiro de 2016
  • ...sintetizado em um kit de desenvolvimento em Field Programable Gate Array (FPGA) validando o seu funcionamento para posterior uso em projetos que envolvam ...agens PTPv2. Bloco de hardware HA1588. Linguagem de descrição de hardware. FPGA.
    5 kB (740 palavras) - 13h00min de 21 de agosto de 2023
  • {{TCC3| Estudo e Implementação de um Sistema de Detecção de Sinais DTMF em FPGA | Farleir Luís Minozzo | Prof. Marcos Moecke | Eng. Robson Veronezi Campos
    1 kB (179 palavras) - 18h51min de 17 de março de 2010
  • ...os finais antes da recuperação e se der tudo certo, estudar um pouco sobre FPGA, o que são estes dispositivos integrados e como funcionam. * Falar sobre FPGA.
    14 kB (2 055 palavras) - 18h11min de 2 de agosto de 2016
  • ...possibilita habilitar no compilador o uso dos multiplicadores embutidos no FPGA, resultando em redução do atraso de propagação entre 30% a 45%. Desempenho de circuitos aritméticos, tipos de somadores, multiplicadores, FPGA, VHDL.
    6 kB (902 palavras) - 14h20min de 9 de setembro de 2016
  • ...mplementado fisicamente em uma classe de dispositivos programáveis chamada FPGA (Field Programmable Gate Arrays). Os FPGAs são hardware reconfigurável no ...t will be physically implemented in a class of programmable devices called FPGA (Field Programmable Gate Arrays). FPGAs are reconfigurable hardware in whic
    3 kB (454 palavras) - 01h35min de 25 de julho de 2021
  • ...tamente na plataforma LINUX. O laboratório também dispõe de diversos kits FPGA que podem ser programados para testar os sistemas implementados. *[[Preparando para gravar o circuito lógico no FPGA]]
    6 kB (1 035 palavras) - 10h07min de 16 de fevereiro de 2024
  • ...tamente na plataforma LINUX. O laboratório também dispõe de diversos kits FPGA que podem ser programados para testar os sistemas implementados. *[[Preparando para gravar o circuito lógico no FPGA]]
    6 kB (1 056 palavras) - 19h48min de 19 de fevereiro de 2024
  • ...ircuitos básicos de telecomunicações em dispositivos lógicos programáveis (FPGA) com o auxílio de softwares como ferramentas de desenvolvimento.
    1 kB (177 palavras) - 19h02min de 14 de novembro de 2006
  • ...imento 4 para Circuitos Lógicos | Comparador de igualdade e programação no FPGA]]== * Programar o FPGA para implementar um comparador de palavras (ou gerador de paridade); DE2-11
    12 kB (1 898 palavras) - 14h36min de 9 de setembro de 2016
  • Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE2-115.
    3 kB (561 palavras) - 10h57min de 6 de outubro de 2015
  • ...(DE2-115) utilize o conversor '''7447''', conforme figura abaixo, e para a FPGA pequena (Macnica), que possui display Catodo Comum, deve-se utilizar o '''7 Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit '''DE2-115''' ou '''Merc
    9 kB (1 391 palavras) - 08h57min de 17 de maio de 2023
  • ...de restrição de tempo para otimizar a colocação do projeto no dispositivo FPGA de destino. É possível especificar todas as restrições de tempo no form
    2 kB (263 palavras) - 20h58min de 3 de abril de 2017
  • ...rocessadores embarcados em FPGA, projetos avançados de sistemas utilizando FPGA # KILTS, Steve '''Advanced FPGA Design: Architecture, Implementation, and Optimization'''; 1ª ed. [S.l]:Wi
    9 kB (1 253 palavras) - 15h28min de 8 de outubro de 2020
  • Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE2-115. [[Arquivo:KitDE
    3 kB (594 palavras) - 12h40min de 28 de outubro de 2014
  • == Usando os Kits de FPGA == ...ar_o_circuito_lógico_no_FPGA | Preparando para gravar o circuito lógico no FPGA]]
    10 kB (1 562 palavras) - 02h43min de 12 de julho de 2019
  • ...laboratórios de Modelsim/Quartus. Hoje vamos mostrar algum conceitos sobre FPGA, o que são estes dispositivos integrados, suas principais características * Apresentar o FPGA;
    17 kB (2 558 palavras) - 13h03min de 16 de março de 2020
  • ...laboratórios de Modelsim/Quartus. Hoje vamos mostrar algum conceitos sobre FPGA, o que são estes dispositivos integrados, suas principais características * Apresentar o FPGA.
    17 kB (2 544 palavras) - 16h40min de 6 de junho de 2017
  • ...laboratórios de Modelsim/Quartus. Hoje vamos mostrar algum conceitos sobre FPGA, o que são estes dispositivos integrados, suas principais características * Apresentar o FPGA.
    17 kB (2 550 palavras) - 17h39min de 4 de dezembro de 2017
  • ...laboratórios de Modelsim/Quartus. Hoje vamos mostrar algum conceitos sobre FPGA, o que são estes dispositivos integrados, suas principais características * Apresentar o FPGA.
    17 kB (2 550 palavras) - 19h23min de 9 de dezembro de 2019
  • ...laboratórios de Modelsim/Quartus. Hoje vamos mostrar algum conceitos sobre FPGA, o que são estes dispositivos integrados, suas principais características * Apresentar o FPGA.
    17 kB (2 550 palavras) - 20h25min de 15 de março de 2018
  • ...laboratórios de Modelsim/Quartus. Hoje vamos mostrar algum conceitos sobre FPGA, o que são estes dispositivos integrados, suas principais características * Apresentar o FPGA.
    17 kB (2 550 palavras) - 14h51min de 25 de outubro de 2018
  • ...laboratórios de Modelsim/Quartus. Hoje vamos mostrar algum conceitos sobre FPGA, o que são estes dispositivos integrados, suas principais características * Apresentar o FPGA.
    17 kB (2 550 palavras) - 14h20min de 10 de abril de 2019
  • O FPGA que equipa a placa Mercurio IV é uma Cyclone IV EP4CE30F23, a qual possui ...2, T21 e T22''' do FPGA. Um clock externo diferente pode ser conectado ao FPGA através do conector SMA (SMA_CLKIN), e da mesma forma um clock internament
    18 kB (3 088 palavras) - 17h05min de 6 de maio de 2024
  • * Usando os Kits de FPGA ...ar_o_circuito_lógico_no_FPGA | Preparando para gravar o circuito lógico no FPGA]]
    12 kB (1 693 palavras) - 17h02min de 6 de dezembro de 2019
  • * Projetos com FPGA ...ga-applications-on-aws-and-yes-for-deep-learning-too-643097257192 Building FPGA applications on AWS]
    8 kB (1 086 palavras) - 14h51min de 27 de julho de 2021
  • No caso de dispositivos de familias de FPGA mais sofisticas podem existir vários modelos de simulação. Utilize como
    2 kB (362 palavras) - 13h42min de 6 de novembro de 2021
  • ...computador é necessário fazer a [[Configuração da USB para programação do FPGA via JTAG]]. ===Programar um FPGA a partir da VM===
    12 kB (1 911 palavras) - 09h41min de 5 de março de 2021
  • ...m System-on-a-Chip (SoC), sintetizando um processador softcore NIOS em uma FPGA e carregando um software nele. Nas próximas aulas nós integraremos nossa * [[Preparando para gravar o circuito lógico no FPGA]]
    7 kB (1 175 palavras) - 15h36min de 29 de outubro de 2019
  • :(3) - Família de FPGA selecionada :(1) - Família de FPGA:Dispositivo selecionada
    7 kB (1 168 palavras) - 09h34min de 20 de fevereiro de 2024
  • ...igura 1 e 2 abaixo''. Cada linha e cada coluna está conectada a um pino do FPGA, portanto, para acender apenas o LED superior esquerdo, por exemplo, '''é
    3 kB (416 palavras) - 20h30min de 29 de março de 2021
  • Antes de poder programar um FPGA usando a interface JTAG é necessário Configurar a USB Blaster para a prog I just finished setting up Altera Quartus 11 for use with my new DE0-Nano FPGA Education board on Ubuntu 11.04. I had a little trouble getting the USB Bla
    8 kB (1 325 palavras) - 14h21min de 29 de março de 2023
  • ==Área ocupada no FPGA pelo circuito==
    12 kB (1 952 palavras) - 14h52min de 9 de setembro de 2022
  • ...tamente na plataforma LINUX. O laboratório também dispõe de diversos kits FPGA que podem ser programados para testar os sistemas implementados. *[[Preparando para gravar o circuito lógico no FPGA]]
    16 kB (2 417 palavras) - 21h51min de 26 de julho de 2023
  • ...necessárias para acessar a JTAG. [[Configuração da USB para programação do FPGA via JTAG]] # Testar se está funcionando o gravador LOCAL. [[Programando o FPGA através da USB-Blaster]]
    12 kB (1 671 palavras) - 12h12min de 2 de junho de 2020
  • **Aqui é possível selecionar o FPGA a ser utilizado no projeto durante a sua criação. Mas, esta opção será ===Passo 4: Escolhendo o FPGA a ser usado no projeto===
    18 kB (2 931 palavras) - 14h36min de 27 de novembro de 2019
  • * Choose one of the available FPGA families for your project (e.g. Cyclone IV GX); * Choose one of the available FPGA families for your project (e.g. Cyclone IV GX);
    11 kB (1 593 palavras) - 11h32min de 18 de dezembro de 2016
  • ...ic blocks), tecnologia, tamanho, desempenho e custo. Para a programação do FPGA tem-se disponível alguns tipos de linguagens de descrição de hardware qu ...os na implementação do circuito projetado; porcentagem de área ocupada no FPGA alvo, entre outros. Para o teste da versatilidade e configurabilidade dos c
    6 kB (972 palavras) - 17h58min de 1 de setembro de 2016
  • * Choose one of the available FPGA families for your project (e.g. Cyclone IV GX); * Choose one of the available FPGA families for your project (e.g. Cyclone IV GX);
    17 kB (2 378 palavras) - 18h00min de 8 de julho de 2015
  • Se estiver utilizando um clock gerado por cristal em um kit FPGA, essa mensagem podem ser ignorada com segurança. Caso o sinal de clock men
    3 kB (451 palavras) - 18h47min de 25 de agosto de 2020
  • ...de Voz, Imagem e Vídeo; Desenvolvimento de sistemas de telecomunicações em FPGA. No IFSC participa do [http://dgp.cnpq.br/dgp/espelhogrupo/2924804687700988 *[[FPGA eLab: Plataforma de Desenvolvimento Avançado para Ensino e Pesquisa]] - pr
    28 kB (4 203 palavras) - 08h51min de 27 de março de 2024
  • *Programação de dispositivos FPGA # COSTA, César da. '''Projetos de circuitos digitais com FPGA'''; 35ª ed. São Paulo:Érica, 2009. 206p. ISBN 9788536502397. Qtdade Na
    10 kB (1 477 palavras) - 08h48min de 26 de julho de 2023
  • ...todo o código seja testado em um simulador antes de ser sintetizado em um FPGA. Nesta aula será apresentado um rápido tutorial de modelsim. ...implesmente rodar o simulador. Além disso não existem muitas interfaces da FPGA com o mundo externo, é praticamente impossível saber sobre tudo que está
    14 kB (2 391 palavras) - 15h44min de 4 de setembro de 2017

Ver (100 anteriores | próximos 100) (20 | 50 | 100 | 250 | 500)