Resultados da pesquisa

Ir para navegação Ir para pesquisar

Resultados nos títulos das páginas

Resultados nos textos das páginas

  • ...sino, e também pelos alunos através do uso de kits de desenvolvimento para FPGA de baixo custo (< U$ 1000). Os instrumentos de medição, principalmente aq Neste projeto será desenvolvido e implementado em FPGA um protótipo para análise no domínio da
    9 kB (1 622 palavras) - 14h19min de 15 de março de 2018
  • *[http://en.wikipedia.org/wiki/Fpga Wikipedia - FPGA] ===Projeto e programação do FPGA===
    2 kB (285 palavras) - 10h32min de 11 de março de 2015
  • #REDIRECIONAMENTO [[Configuração da USB para programação do FPGA via JTAG]]
    79 byte (12 palavras) - 10h09min de 25 de novembro de 2013
  • ...idático para análise de sinais no domínio da frequência - Implementação em FPGA]]
    116 byte (20 palavras) - 14h17min de 15 de março de 2018
  • ...o propõe um sistema baseado em componentes de hardware programável do tipo FPGA que será administrado através da linguagem VHDL. FPGA. VGA. VHDL. Memória. Vídeo Analógico.
    1 kB (199 palavras) - 10h10min de 12 de março de 2019
  • ...de passo tendo como dispositivo alvo o Controlador de 8 bits Softcore para FPGA [Destro, 2011]. ;Palavras chave:FPGA, Interface Web, Sistemas Embarcados.
    2 kB (254 palavras) - 10h33min de 11 de março de 2015
  • ...is very common to find, after performing a complete timing analysis on an FPGA design, that one or more timing reports indicate a timing failure. How can ...11f27&elqaid=72032&elqat=1 AN 584: Timing Closure Methodology for Advanced FPGA Design]
    4 kB (580 palavras) - 11h13min de 26 de agosto de 2021
  • *A instalação do cabo e driver USB para programação via JTAG de FPGA ALTERA deve ser feito uma vez na maquina onde será usado o programador da ====Configuração da USB para programação do FPGA====
    3 kB (494 palavras) - 10h30min de 11 de março de 2015
  • Projeto de Pesquisa: '''Multiplicadores por Constante baseados em RNS para FPGA'''. <br />
    234 byte (29 palavras) - 13h07min de 12 de maio de 2018
  • ;Integração de ramais analógicos com FPGA utilizando processador softcore ...a de hardware e software para realizar a integração do ramal analógico com FPGA foram executados.
    3 kB (443 palavras) - 10h48min de 17 de fevereiro de 2023
  • ...ção, Gerenciamento e Monitoramento com o Laboratório Remoto de FPGAs (eLab FPGA)''' ...que permitirá a interação com os componentes, chaves e botões nos kits de FPGA do eLab. Além disso, será possível acompanhar os resultados por meio de
    2 kB (369 palavras) - 20h19min de 18 de dezembro de 2023
  • ;Integração de ramais analógicos com FPGA para processamento de áudio utilizando softcores ...gicos programáveis, mais especificamente as Field Programmable Gate Array (FPGA), vem possibilitando a criação de plataformas sob medida para uma determi
    2 kB (261 palavras) - 20h35min de 6 de abril de 2022
  • * Usando os Kits de FPGA ...ar_o_circuito_lógico_no_FPGA | Preparando para gravar o circuito lógico no FPGA]]
    3 kB (452 palavras) - 11h20min de 11 de março de 2020
  • [[Categoria:FPGA]]
    370 byte (58 palavras) - 10h35min de 11 de março de 2015
  • mesmo FPGA, possam utilizá-la, a fim de atender dispositivos em conformidade com a no A plataforma é baseada em um sistema embarcado, também sintetizado no FPGA, com
    2 kB (344 palavras) - 10h33min de 11 de março de 2015
  • * Troca da família do FPGA; == Troca da família do FPGA==
    2 kB (339 palavras) - 15h53min de 28 de dezembro de 2014
  • : <strong>Integração de ramais analógicos com FPGA paraprocessamento de áudio utilizando softcores</strong> ...gicos programáveis, mais especificamente as Field Programmable Gate Array (FPGA), vem possibilitando a criação de plataformas sobmedida para uma determin
    2 kB (281 palavras) - 21h49min de 5 de abril de 2022
  • {{Cl|2 |15/2 | 2 | UN2 - Processadores embarcados e depuração em FPGA | Lab Programação}} {{Cl|3 |21/2 | 2 | UN2 - Processadores embarcados e depuração em FPGA | Lab Programação}}
    13 kB (1 625 palavras) - 09h32min de 7 de março de 2017
  • ...ção do chip, níveis de tensão de alimentação e velocidade relativa de cada FPGA devido ao processo de fabricação. ...de tensão de alimentação''', as tensões mais críticas para o desempenho do FPGA são o Vcc e as tensões de I/O (Entrada e Saída). Cada uma das tensões d
    3 kB (569 palavras) - 11h24min de 17 de maio de 2017
  • Esta proposta visa desenvolver o [[FPGA eLab: Plataforma de Desenvolvimento Avançado para Ensino e Pesquisa]]. Du
    359 byte (56 palavras) - 17h05min de 16 de agosto de 2023
  • ...de espectro de frequências didático desenvolvido utilizando um dispositivo FPGA. A proposta de trabalho surgiu em função do alto custo de equipamentos co ...-heteródino. Devido as características do conversor ADC disponível no kit FPGA utilizado, o sistema está limitado a faixa de frequência entre 0 kHz à 2
    4 kB (624 palavras) - 09h40min de 17 de agosto de 2018
  • ;FPGA eLab: Plataforma de Desenvolvimento Avançado para Ensino e Pesquisa; ...omo objetivo propor um sistema que provê uma plataforma de desenvolvimento FPGA, permitindo o acesso à diversos \textit{kits} de placas de forma remota. A
    2 kB (296 palavras) - 12h53min de 9 de maio de 2024
  • ...Tap, sintetizado no próprio FPGA, para a confirmação de sinais internos do FPGA. Os cenários implementados permitiram verificar o correto funcionamento do FPGA, Processamento de Sinais, VHDL, Gerador Senoidal, Filtros.
    5 kB (838 palavras) - 10h32min de 11 de março de 2015
  • ...me Standard Edition User Guide: Third-party Simulation - ModelSim - Intel® FPGA Edition, ModelSim® , and QuestaSim] ;ModelSim* - Intel® FPGA Edition Simulation Quick-Start - Intel® Quartus® Prime Standard Edition:
    4 kB (520 palavras) - 18h35min de 15 de setembro de 2022
  • ...) que se comunicam entre si, para demonstrar a sincronização do relógio do FPGA escravo com uma precisão de nanossegundos. ;Palavras-chave: Sincronização em Hardware. PTP. IEEE-1588v2. FPGA. Protocolo de sincronização de tempo.
    2 kB (414 palavras) - 14h28min de 23 de outubro de 2019
  • ==Comparador de igualdade e programação no FPGA== * Programar o FPGA para implementar um comparador de igualdade.
    3 kB (510 palavras) - 09h37min de 21 de outubro de 2014
  • ...o) que se comunicam entre si, para demonstrar asincronização do relógio do FPGA escravo com uma precisão de nanossegundos. ;Palavras-chave: Sincronização em Hardware. PTP. IEEE-1588v2. FPGA. Protocolo de sincronização de tempo.
    2 kB (411 palavras) - 11h44min de 31 de outubro de 2019
  • ...o) que se comunicam entre si, para demonstrar asincronização do relógio do FPGA escravo com uma precisão de nanossegundos. ;Palavras-chave:Sincronização em Hardware. PTP. IEEE-1588v2. FPGA. Protocolo de sicro-nização de tempo.
    2 kB (378 palavras) - 16h21min de 20 de outubro de 2019
  • ...- 2 será implementado em linguagem VDHL com implementação real em um CHIP FPGA. Este sistema tem uma previsão de largura de banda inicial de (30kHz a 20M [[Categoria:FPGA]]
    1 kB (231 palavras) - 10h33min de 11 de março de 2015
  • ...to de recursos. Docentes poderão realizar atividades práticas de ensino em FPGA em ambientes remotos, e estudantes terão acesso a um amplo conjunto de kit :* Jamilly da Silva Pinheiro, [[G5: FPGA eLab: Registro Diário/Semanal - Jamilly da Silva Pinheiro]]
    5 kB (737 palavras) - 17h16min de 27 de fevereiro de 2024
  • ...Assist from Terasic DE0-Nano Board] esta resumido o processo de uso de um FPGA para a restauração do módulo AGC da Apolo 11. Uma série de vídeos mos ...pois detalha algumas áreas como eletrônica digital, eletrônica analógica, FPGA, programação de software (não tão soft) e uso de instrumentação eletr
    3 kB (559 palavras) - 12h38min de 17 de abril de 2020
  • |13:30 - 14:15|| [[SSI III]] || Lab. Des. || PCC FPGA (Neri) || PCC LTE (Adriano) ||Lab. Des. |14:15 - 15:00|| [[SSI III]] || Lab. Des. ||PCC FPGA (Neri) || PCC LTE (Adriano)||Lab. Des.
    3 kB (361 palavras) - 09h38min de 6 de abril de 2009
  • Para utilizar o Software Quartus II para programar o FPGA, siga as seguintes etapas: Para programar o FPGA a interface do programador deverá estar conforme mostra a figura abaixo:
    3 kB (509 palavras) - 17h18min de 6 de maio de 2024
  • ...bilizando em um monitor os sinais capturados. O módulo de interface VGA em FPGA foi implementado usando dispositivos da ALTERA® disponíveis no kit de des ..., que é uma ferramenta para leitura em tempo real de sinais no interior do FPGA, permitindo uma análise detalhada do funcionamento dos blocos.
    5 kB (824 palavras) - 10h32min de 11 de março de 2015
  • ==Escolha do kit com o FPGA== ...s, Displays, Conectores ligados diretamente a um conjunto de pinos do chip FPGA, Conversores A/D e D/A, entre outros. Para conhecer a característica de c
    9 kB (1 337 palavras) - 11h58min de 1 de dezembro de 2023
  • * Gravando o projeto no FPGA; ==Gravando o projeto no FPGA==
    2 kB (406 palavras) - 18h11min de 6 de outubro de 2015
  • ...ar_o_circuito_lógico_no_FPGA | Preparando para gravar o circuito lógico no FPGA]]
    1 kB (216 palavras) - 09h39min de 18 de junho de 2018
  • *Introdução à Tecnologia FPGA. {{ref_1|Projetando Controladores Digitais com FPGA | | César da Costa| Novatec| |2006 | |}}
    2 kB (245 palavras) - 12h40min de 5 de fevereiro de 2015
  • * '''Aula 07/11/2014''' - Contador Assíncrono Crescente - Uso do FPGA [http://wiki.sj.ifsc.edu.br/index.php/Contador_Ass%C3%ADncrono_Crescente_-_ * FPGA - Contador Assíncrono Crescente - Uso do FPGA [http://wiki.sj.ifsc.edu.br/index.php/Contador_Ass%C3%ADncrono_Crescente_-_
    4 kB (646 palavras) - 08h26min de 8 de outubro de 2015
  • ...o propõe um sistema baseado em componentes de hardware programável do tipo FPGA que será administrado através da liguagem VHDL. O sistema irá realizar a Palavras-chave: FPGA, VGA, VHDL, Memória e Vídeo Analógico.
    4 kB (679 palavras) - 15h03min de 24 de março de 2019
  • ...a possibilidade de implementar em hardware para analise do espectro em um FPGA utilizando a linguagem VHDL e também utilizando outras ferramentas para po ...runo Marcos. Desenvolvimento e uso de módulos para processamento de sinais FPGA. São José: [s.n.], 2011. 53 p.
    5 kB (740 palavras) - 21h25min de 24 de agosto de 2020
  • ...o) que se comunicam entre si, para demonstrar asincronização do relógio do FPGA escravo com uma precisão de nanossegundos. ;Palavras-chave: Sincronização em Hardware. PTP. IEEE-1588v2. FPGA. Protocolo de sincronização de tempo.
    5 kB (752 palavras) - 16h42min de 20 de outubro de 2019
  • =Configuração da USB para programação do FPGA= ...]. O posterior uso e programação do FPGA são detalhados em [[Programando o FPGA através da USB-Blaster]].
    5 kB (837 palavras) - 09h41min de 23 de fevereiro de 2021
  • ...ESQUISA|Desenvolvimento e uso de módulos para o processamento de sinais em FPGA|Bruno Marcos Espindola |Prof. Marcos Moecke ||PIBIC EM/CNPq 2010/2011 |01/0 {{PROJ2|PESQUISA|Sistema de análise de sinais: Módulo de interface VGA em FPGA|Glaucio Bertelli Peres|Prof. Marcos Moecke ||PIBIC EM/CNPq 2010/2011 |01/08
    2 kB (322 palavras) - 08h26min de 21 de agosto de 2014
  • =[[Preparando para gravar o circuito lógico no FPGA]]= Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE0-Nano.
    4 kB (627 palavras) - 10h03min de 22 de maio de 2020
  • =Preparando para gravar o circuito lógico no FPGA= Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE2-115. [[Arquivo:KitDE
    4 kB (757 palavras) - 13h41min de 24 de outubro de 2014
  • ...oratório de Simulação de memórias.Hoje vamos mostrar algum conceitos sobre FPGA, o que são estes dispositivos integrados, suas principais características * Apresentar o FPGA.
    11 kB (1 667 palavras) - 13h11min de 6 de dezembro de 2016
  • ...ontent/dam/altera-www/global/ja_JP/pdfs/literature/an/an297.pdf Optimizing FPGA Performance Using the Quartus II Software] - Application Note 297
    2 kB (233 palavras) - 23h51min de 28 de fevereiro de 2019
  • <tr><th> Signal <th> Name FPGA <th> Pin No. Description <th> I/O Standard <tr><th> Signal <th> Name FPGA <th> Pin No. Description <th> I/O Standard
    14 kB (2 425 palavras) - 13h14min de 23 de junho de 2022
  • =Preparando para gravar o circuito lógico no FPGA= Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE2-115. [[Arquivo:KitDE
    5 kB (855 palavras) - 08h49min de 11 de dezembro de 2013

Ver (50 anteriores | próximos 50) (20 | 50 | 100 | 250 | 500)