Mudanças entre as edições de "Preparando para gravar o circuito lógico no FPGA"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 1: Linha 1:
 
==Escolha do kit com o FPGA==
 
==Escolha do kit com o FPGA==
*Para realizar a implementação do sistema digital em um FPGA, os fabricantes de chips disponibilizam kits de desenvolvimento/educacionais nos quais além do FPGA componentes periféricos diversos estão disponíveis para o desenvolvedor.  Entre as caracteristicas comuns desses kits está a presença de:  Leds, Chaves, Displays, Conectores ligados diretamente a um conjunto de pinos do chip FPGA, entre outros.  Para conhecer a característica de cada kit, recomenda-se que o desenvolvedor analise o manual do fabricante.
+
*Para realizar a implementação de um sistema digital em um FPGA, os fabricantes de chips disponibilizam kits de desenvolvimento/educacionais nos quais além do FPGA componentes periféricos diversos estão disponíveis para o desenvolvedor.  Entre as características comuns desses kits está a presença de:  Leds, Chaves, Displays, Conectores ligados diretamente a um conjunto de pinos do chip FPGA, Conversores A/D e D/A, entre outros.  Para conhecer a característica de cada kit, recomenda-se que o desenvolvedor analise o manual do fabricante. Nos laboratórios de Telecomunicações do IFSC estão disponíveis para os professores/alunos alguns kits, cujo uso é destinado prioritariamente para as disciplinas dos Cursos Técnicos e de Engenharia de Telecomunicações.  
 
+
Após selecionar o kit, deverá ser feita a atribuição da pinagem do FPGA conforme as conexões previamente existentes no kit escolhido.  A pinagem de cada kit pode ser encontrada nos respectivos manuais.  Para facilitar a configuração da pinagem mais utilizada consulte a página correspondente a seguir:
O IFSC dispõe de alguns kits que podem ser utilizados pelos professores/alunos, cujo uso é destinado prioritariamente para as disciplinas dos cursos técnico e de engenharia de telecomunicações.
 
;Kits disponíveis:
 
*10 DE2-115 - ALTERA
 
*4 DE0-Nano - ALTERA
 
*2 DE5 - ALTERA
 
*20 Mercurio IV - MACNICA
 
 
 
Após escolher o kit, deverá ser feita a atribuição da pinagem do FPGA conforme as conexões previamente existentes no kit escolhido.  A pinagem de cada kit pode ser encontrada nos respectivos manuais.  Para facilitar a configuração da pinagem mais utilizada consulte a página correspondente a seguir:
 
 
{| class="wikitable"  border="1" cellpadding="3" cellspacing="0" style="text-align:left; font-size:100%" bgcolor="#efefef"
 
{| class="wikitable"  border="1" cellpadding="3" cellspacing="0" style="text-align:left; font-size:100%" bgcolor="#efefef"
 
! scope="col" width=7% align="center" | Kit
 
! scope="col" width=7% align="center" | Kit
! scope="col" width=7% align="center" | Fabricante
+
! scope="col" width=7% align="center" | Fabricante do Kit
 
! scope="col" width=7% align="center" | Família FPGA
 
! scope="col" width=7% align="center" | Família FPGA
 
! scope="col" width=7% align="center" | Device
 
! scope="col" width=7% align="center" | Device
Linha 18: Linha 10:
 
! scope="col" width=10% align="center" | Arquivo qsf
 
! scope="col" width=10% align="center" | Arquivo qsf
 
! scope="col" width=30% align="center" | Pinagem do kit
 
! scope="col" width=30% align="center" | Pinagem do kit
 +
! scope="col" width=30% align="center" | Disponíveis no IFSC
  
 
|-
 
|-
 
| align="center" | [http://www.terasic.com.tw/cgi-bin/page/archive.pl?Language=English&CategoryNo=165&No=593&PartNo=1 DE0-Nano]
 
| align="center" | [http://www.terasic.com.tw/cgi-bin/page/archive.pl?Language=English&CategoryNo=165&No=593&PartNo=1 DE0-Nano]
 
| align="center" | TERASIC
 
| align="center" | TERASIC
| align="center" | Cyclone® IV
+
| align="center" | Cyclone® IV - ALTERA
| align="center" | EP4CE22F17C6N
+
| align="center" | EP4CE22F17C6
| align="center" | [[Media:ManualDE0Nano.pdf | User Manual]],
+
| align="center" | [[Media:ManualDE0Nano.pdf | User Manual]]
 
| align="center" | [[Media:qsfDE0Nano.txt | qsf]]
 
| align="center" | [[Media:qsfDE0Nano.txt | qsf]]
 
| align="center" | [[Pinagem do kit DE0-Nano]]
 
| align="center" | [[Pinagem do kit DE0-Nano]]
 +
| align="center" | 4
 
|-
 
|-
 
| align="center" | [http://www.terasic.com.tw/cgi-bin/page/archive.pl?Language=English&No=502 DE2-115]
 
| align="center" | [http://www.terasic.com.tw/cgi-bin/page/archive.pl?Language=English&No=502 DE2-115]
 
| align="center" | TERASIC
 
| align="center" | TERASIC
| align="center" | Cyclone® IV
+
| align="center" | Cyclone® IV - ALTERA
| align="center" |  
+
| align="center" | EP4CE115F29C7
 
| align="center" | [[Media:ManualDE2-115.pdf | User Manual]]
 
| align="center" | [[Media:ManualDE2-115.pdf | User Manual]]
 
| align="center" | [[Media:qsfDE2-115.txt | qsf]]
 
| align="center" | [[Media:qsfDE2-115.txt | qsf]]
 
| align="center" | [[Interfaces de entrada e saída da DE2-115]]
 
| align="center" | [[Interfaces de entrada e saída da DE2-115]]
 +
| align="center" | 10
 
|-
 
|-
 
| align="center" | [http://www.macnicadhw.com.br/products/mercurion-4-devkit-board;jsessionid=D98DEAF9F3E3E352079DB96CED5C4096 MERCÚRIO IV]
 
| align="center" | [http://www.macnicadhw.com.br/products/mercurion-4-devkit-board;jsessionid=D98DEAF9F3E3E352079DB96CED5C4096 MERCÚRIO IV]
 
| align="center" | MACNICA
 
| align="center" | MACNICA
| align="center" | Cyclone® IV
+
| align="center" | Cyclone® IV - ALTERA
| align="center" | EP4CE30F23
+
| align="center" | EP4CE30F23C7
 
| align="center" | [[Media:ManualMercurio.pdf | Manual do Usuário]]
 
| align="center" | [[Media:ManualMercurio.pdf | Manual do Usuário]]
 
| align="center" | [[Media:qsfM4.txt | qsf]]
 
| align="center" | [[Media:qsfM4.txt | qsf]]
 
| align="center" | [[Pinagem dos dispositivos de entrada e saída do kit MERCURIO IV]]
 
| align="center" | [[Pinagem dos dispositivos de entrada e saída do kit MERCURIO IV]]
 +
| align="center" | 20
 
|}
 
|}
  

Edição das 20h25min de 10 de março de 2015

Escolha do kit com o FPGA

  • Para realizar a implementação de um sistema digital em um FPGA, os fabricantes de chips disponibilizam kits de desenvolvimento/educacionais nos quais além do FPGA componentes periféricos diversos estão disponíveis para o desenvolvedor. Entre as características comuns desses kits está a presença de: Leds, Chaves, Displays, Conectores ligados diretamente a um conjunto de pinos do chip FPGA, Conversores A/D e D/A, entre outros. Para conhecer a característica de cada kit, recomenda-se que o desenvolvedor analise o manual do fabricante. Nos laboratórios de Telecomunicações do IFSC estão disponíveis para os professores/alunos alguns kits, cujo uso é destinado prioritariamente para as disciplinas dos Cursos Técnicos e de Engenharia de Telecomunicações.

Após selecionar o kit, deverá ser feita a atribuição da pinagem do FPGA conforme as conexões previamente existentes no kit escolhido. A pinagem de cada kit pode ser encontrada nos respectivos manuais. Para facilitar a configuração da pinagem mais utilizada consulte a página correspondente a seguir:

Kit Fabricante do Kit Família FPGA Device Documentos disponíveis Arquivo qsf Pinagem do kit Disponíveis no IFSC
DE0-Nano TERASIC Cyclone® IV - ALTERA EP4CE22F17C6 User Manual qsf Pinagem do kit DE0-Nano 4
DE2-115 TERASIC Cyclone® IV - ALTERA EP4CE115F29C7 User Manual qsf Interfaces de entrada e saída da DE2-115 10
MERCÚRIO IV MACNICA Cyclone® IV - ALTERA EP4CE30F23C7 Manual do Usuário qsf Pinagem dos dispositivos de entrada e saída do kit MERCURIO IV 20

Configuração da USB para programação do FPGA via JTAG

A configuração da interface USB do computador para a programação do FPGA via JTAG é realizada no computador na qual o kit FPGA será conectado. A maioria dos kits atuais já tem a interface USB-Blaster e o procedimento de configuração é o descrito neste Procedimento de configuração da USB para programação do FPGA via JTAG.

Gravação do Circuito Lógico no FPGA

Após escolher o kit a ser usado no projeto, é necessário informar ao Quartus II a família e o dispositivo (device) que será utilizado

  • para DE0-Nano {Assignments > Devices > Device family (Family: [Cyclone IV E], Name filter: [EP4CE22F17C6] ) > [OK]}

Defina como alta impedância o estado dos pinos não utilizados no projeto.

  • pinagem do kit DE0-Nano
  • pinagem do kit DSP
  • Atribua os pinos conforme a necessidade do projeto
  • Ao final da configuração dos pinos, o Pin Planner {Assignments > Pin Planner} deverá mostrar a seguinte pinagem:
  • Exemplo de atribuição de pinagem

RegDeslocamento2DE0-NanoPin.png

OK].

  • Compile o projeto.

Preparando para gravar o circuito lógico no FPGA

Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit MERCURIO IV.

Clique para Ampliar
  • Mude a família e dispositivo a ser usado (Assignments > Devices), [Family = Cyclone IV E] e selecione EP4CE30F23C7.
  • Utilize o display HEX0 do kit para mostrar a contagem:
Display7segDE2-115.png
  • Utilize os leds de LED0 a LED3 (verdes) para mostrar a contagem em binário.
  • Utilize a chave KEY0 para gerar o sinal de CLK.
  • Atribua os pinos conforme a pinagem do kit MERCURIO IV.
  • Ao final da configuração dos pinos, o Pin Planner deverá mostrar a seguinte pinagem:
DE2-115-ContAssCres3.png
  • Defina como alta impedância o estado dos pinos não utilizados no projeto. (Assignments > Devices), [Device and Pin Options...], escolha a (Category=Unused Pins), e selecione Reserve all unused pins: As input tri-stated. [OK].
  • Compile o projeto. Note que agora a numeração dos pinos também aparece no diagrama esquemático.