Mudanças entre as edições de "DLP1-EngTel (página)"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 6: Linha 6:
 
== Registro Diário e Avaliação==
 
== Registro Diário e Avaliação==
 
*[[DLP29006-Engtelecom(2017-1) - Prof. Marcos Moecke | Semestre 2017-1]]
 
*[[DLP29006-Engtelecom(2017-1) - Prof. Marcos Moecke | Semestre 2017-1]]
 
==Avaliações==
 
*Avaliação A1 - Unidade 2 a 4 (XX/XX/2017) - Local: Lab Redes I.
 
*Avaliação A2 - Unidade 5 a 7 (XX/XX/2017) - Local: Lab Redes I.
 
::As avaliações A1 e A2 são com consulta apenas as folhas de consulta entregues  [[Media:VHDL_QRC-Qualis.pdf | VHDL QUICK REFERENCE CARD]] e [[Media:VHDL1164_QRC-Qualis.pdf | VHDL 1164 PACKAGES QUICK REFERENCE CARD]].  Dica use também como fonte de consulta os '''templates''' do Quartus.
 
*Recuperação R1-2 - Unidade 2 a 7 (XX/XX/2017) - Local: Lab Redes I.
 
::Ao final das avaliações o aluno deverá enviar para o email moecke AT ifsc.edu.br com os arquivos solicitados.
 
*Entrega dos Atividades Extraclasse ao longo do semestre AE1 a AE(N-1). Os prazos serão indicados aqui na Wiki
 
*Projeto Final APF (XX/XX/2017).
 
 
===Atividades extraclasse===
 
Neste tópico serão listadas as atividades extraclasse que os alunos/equipes deverão realizar ao longo do semestre.
 
 
====PARA ENTREGAR====
 
{{collapse top | AE1 - Temas relacionados aos DLPS (Prazo de entrega do resumo (500 caracteres/ 1 pagina):  09 setembro 2016 até as 23:59), Prazo de entrega do artigo: 07 de outubro de 2016}}
 
* Formar equipes com 2 ou 3 alunos, e '''em conjunto''' façam uma pesquisa sobre um tema relacionado a DLPs.
 
:'''TEMA 1''' - 
 
:'''TEMA 2''' - 
 
:'''TEMA 3''' - 
 
:'''TEMA 4''' - 
 
:'''TEMA 5''' - 
 
:'''TEMA 6''' - 
 
:'''TEMA 7''' - 
 
:'''TEMA 8''' - 
 
::INSPIRAÇÃO para temas:
 
:*https://www.altera.com/about/company/history.html
 
:*https://www.altera.com/solutions/technology/system-design/articles/_2013/in-the-beginning.html
 
:*https://www.altera.com/products/fpga/new-to-fpgas/resource-center/overview.html
 
:*http://www.extremetech.com/extreme/184828-intel-unveils-new-xeon-chip-with-integrated-fpga-touts-20x-performance-boost
 
:*https://www.altera.com/products/fpga/overview.html
 
:*https://www.altera.com/products/cpld/max-series.html
 
:*https://www.altera.com/solutions/industry.html
 
:*http://www.xilinx.com/training/fpga/fpga-field-programmable-gate-array.htm
 
:*http://www.springer.com/cda/content/document/cda_downloaddocument/9781461435938-c2.pdf
 
:*Architecture of FPGAs (Xilinx, Altera, Atmel, Lattice, etc). [http://www.eecg.toronto.edu/~jayar/pubs/brown/survey.pdf], [http://isl.stanford.edu/groups/elgamal/abbas_publications/J029.pdf]
 
:*http://ieeexplore.ieee.org/search/searchresult.jsp?queryText=fpga&newsearch=true
 
:*http://ieeexplore.ieee.org/search/searchresult.jsp?queryText=vhdl&newsearch=true
 
 
* Escrever um artigo com 4 a 8 páginas A4. O artigo deve ser completo, incluindo todas as referências utilizadas. Dê um título coerente ao artigo. Seja criativo.
 
* Para a geração de documentação/relatórios técnicos/artigos, está disponibilizada a plataforma  [http://200.135.233.26:3000/project Sharelatex do IFSC-CLOUD]. Utilize preferencialmente o [http://200.135.233.26:3000/project/54750cb57ae8187440d60acd  modelo de artigo no padrão ABNT]. Outro modelo de artigo que pode ser utilizado é o da [http://200.135.233.26:3000/project/57ccb6e06d9996d31bf5aca2 Elsevier].  Consulte também [[Uso do ShareLaTeX na IFSC-CLOUD]].
 
* Envie o resumo em pdf para (<tt>moecke AT ifsc.edu.br</tt>), com o ASSUNTO: DLP29006 - AE1 - Temas relacionados aos DLPS - resumo.
 
* Envie o artigo em pdf para (<tt>moecke AT ifsc.edu.br</tt>), com o ASSUNTO: DLP29006 - AE1 - Temas relacionados aos DLPS - artigo.
 
{{collapse bottom}}
 
 
Sempre que for entregar algum exercicio ou projeto em arquivos VHDL, insira no inicio do arquivo um cabeçalho indicando os autores, e data.
 
 
<code>
 
------------------------------------------------------------------
 
-- Nome do Exercício ou Projeto
 
-- AUTOR(ES): Fulano de Tal e Sicrano de Tal
 
-- DATA: DD MMM AAAA
 
-- DISCIPLINA: DLP29006 - ENG. TELECOMUNICAÇOES IFSC
 
-- FILE: Nome_do_arquivo.vhd
 
------------------------------------------------------------------
 
-- Uma breve descrição do que o código faz pode ver em seguida
 
-- ...
 
-- ...
 
------------------------------------------------------------------
 
</syntaxhighlight>
 
  
 
====ARTIGOS ENTREGUES====
 
====ARTIGOS ENTREGUES====

Edição das 12h30min de 14 de fevereiro de 2017

MURAL DE AVISOS E OPORTUNIDADES DA ÁREA DE TELECOMUNICAÇÕES


Registro Diário e Avaliação

ARTIGOS ENTREGUES

2016-2
2016-1
2015-2
2015-1

ESTUDOS SEM ENTREGA DE DOCUMENTAÇÃO

Os exemplos e exercícios essenciais estão destacados em negrito na listagens abaixo.

EL1 - Resolução dos exercícios do Cap 3
  • Resolva os exercícios do capítulo 3 (1, 2, 9, 11, 12, 13, 14-17, 18, 20, 22, 23-30) pag. 81 a 89
EL2 - Resolução dos exercícios do Cap 4
  • Resolva os exercícios do capítulo 4 (4-8, 9, 10-11, 13, 15-16, 17 ) pag. 115 a 120
EL3 - Resolução dos exercícios do Cap 5
  • Resolva os exercícios do capítulo 5 (1, 2, 3, 4, 6, 7, 8-9, 10-11, 14-16, 17-18, 19 ) pag. 144 a 150

Recursos de Laboratório

Quartus/Modelsim/QSIM

Nos laboratórios do IFSC, os softwares Quartus/Modelsim/QSIM estão disponíveis diretamente na plataforma LINUX. Utilize preferencialmente a versão 13.0sp1 (32 bits), pois ela tem suporte para os FPGAs mais antigos como a familia Cyclone I.

Para uso fora do IFSC dos recursos computacionais com licença educacional, o IFSC disponibiliza para seus alunos o IFSC-CLOUD. Atualmente a forma mais eficiente de acesso é através do Cliente X2GO. O procedimento de instalação/ configuração e uso do Quartus/Modelsim/QSIM está descrito em Acesso ao IFSC-CLOUD#Cliente X2GO (recomendado).

Sharelatex

Para a geração de documentação/relatórios técnicos/artigos, está disponibilizada a plataforma Sharelatex do IFSC-CLOUD. Utilize preferencialmente o modelo de artigo no padrão ABNT.


Links auxiliares

Livros/Resumos sobre VHDL

Packages não padronizados

Simulador Modelsim

Fabricantes de DLPs

Fabricantes de kits com DLPS

Leituras recomendadas


Padrões IEEE para o VDHL

Os padrões IEEE [1]estão disponíveis para consulta se você estiver na rede do IFSC. Para a linguagem VHDL consulte os padrões: 1164,1076

Packages da IEEE

Registro Diário e Avaliação Anteriores

Referências Bibliográficas:



Curso de Engenharia de Telecomunicações