Mudanças entre as edições de "CIL29003-2016-2"
Linha 145: | Linha 145: | ||
Aula 23 - 27/10/16: Dúvidas para segunda avaliação e [http://docente.ifsc.edu.br/odilson/CIL29003/Pedroni_Cap_13_Registradores.pdf e Registradores]. | Aula 23 - 27/10/16: Dúvidas para segunda avaliação e [http://docente.ifsc.edu.br/odilson/CIL29003/Pedroni_Cap_13_Registradores.pdf e Registradores]. | ||
− | Aula 24 - 01/11/16: Segunda Avaliação - Famílias Lógicas, Circuitos Combinacionais Lógicos e Aritméticos. | + | Aula 24 - 01/11/16: Segunda Avaliação - Famílias Lógicas, Circuitos Combinacionais Lógicos e Aritméticos. [http://docente.ifsc.edu.br/odilson/CIL29003/Aval2_Gabaratito2015-2.pdf Gabarito da avaliação 2 do semestre 1025/2]. O conteúdo avaliado à época pode diferir do atual. |
Aula 25 - 03/11/16: [http://docente.ifsc.edu.br/odilson/CIL29003/Pedroni_Cap_14_Circuitos_Sequenciais.pdf Circuitos Sequenciais] e discussão do [[Projetos_Finais_CIL29003 | projeto final]]. | Aula 25 - 03/11/16: [http://docente.ifsc.edu.br/odilson/CIL29003/Pedroni_Cap_14_Circuitos_Sequenciais.pdf Circuitos Sequenciais] e discussão do [[Projetos_Finais_CIL29003 | projeto final]]. |
Edição das 12h42min de 26 de outubro de 2016
Dados Importantes
Professor: Odilson Tadeu Valle
Email: odilson@ifsc.edu.br
Atendimento paralelo: 3ª das 15h40 às 16h35 e 6ª das 9h40 às 10h35. Local: Lab. de Desenvolvimento.
- Salas: Terças e quintas-feira - sala 11; Aulas de laboratório: Laboratório de Redes II
Página pessoal com slides das aulas e provas anteriores
Página principal da disciplina
- Avaliações
- 3 avaliações (A1, A2 e A3) mais um projeto final (PF).
- Conceito mínimo para não necessitar reavaliação: 6.
- Um ou mais 6 implica na realização da reavaliação: uma única a ser realizada no último dia de aula.
- Conceito final: "média" das 4 avaliações
IMPORTANTE: o direito de recuperar uma avaliação em que se faltou somente existe mediante justificativa reconhecida pela coordenação. Assim, deve-se protocolar a justificativa no prazo de 48 horas, contando da data e horário da avaliação e aguardar o parecer da coordenação.
Plano de Ensino
Cronograma_de_atividades_(CIL-EngTel)
IFSC-Cloud
O IFSC-Cloud permite que qualquer usuário cadastrado acesse vários programas oficiais do ISFC remotamente, entre outros o Quartus que será utilizado intensivamente nesta disciplina. Inclusive permite que o aluno deixe processos/simulações longas rodando e verificar os resultados em um próximo acesso.
Para os alunos ainda não cadastrados na IFSC-Cloud, peça para o professor fazer seu cadastro. Após o cadastro siga exatamente TODOS os passos de Acesso_ao_IFSC-CLOUD. Caso tenha algum problema com a senha, entre em contato com o professor
Proposta de projeto final e equipes
Diário de aulas
Aula 1 - 11/08/16:
Apresentação da disciplina |
---|
|
Aula 2 - 16/08/16: Aula suspensa devido a participação no Treinamento em Tecnologia FPGA Altera.
Aula 3 - 18/08/16: Aula suspensa devido a participação no Treinamento em Tecnologia FPGA Altera.
Aula 4 - 23/08/16: Representações Binárias
Aula 5 - 25/08/16: Representações Binárias
Aula 6 - 30/08/16: Aritmética Binária
Aula 7 - 01/09/16: Aritmética Binária
Aula 8 - 06/09/16: Introdução aos Circuitos Digitais
Aula 9 - 08/09/16: Introdução aos Circuitos Digitais
Aula 10 - 13/09/16: Álgebra Booleana.
Aula 11 - 15/09/16: Dúvidas para a primeira avaliação.
Aula 12 - 20/09/16: Primeira avaliação: Introdução a Circuito Lógicos, Representações Binárias, Aritmética Binária e Introdução aos Circuitos Digitais.
Aula 13 - 22/09/16:
Laboratório 1 - Uso do Quartus | |||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
|
Aula 14 - 27/09/16: Álgebra Booleana.
Aula 15 - 29/09/16: Álgebra Booleana.
Aula 16 - 04/10/16: Famílias Lógicas.
Aula 17 - 06/10/16: Laboratório 2 - Conversor BCD para SSD
- Siga o roteiro baixando .qar indicado.
- Faça e implemente o projeto para os demais segmentos, utilizando como entradas as quatro chaves disponíveis no kit MERCURIO IV - EP4CE30F23C7
- Faça os testes de funcionamento
Aula 18 - 11/10/16: Circuitos Combinacionais Lógicos.
Aula 19 - 13/10/16: Circuitos Combinacionais Lógicos e Circuitos Combinacionais Aritméticos.
Aula 20 - 18/10/16: Circuitos Combinacionais Aritméticos.
Aula 21 - 20/10/16: Laboratório 3 - Somador de 4 bits no Kit Mercurio IV (Family = Cyclone IV E / device = EP4CE30F23C7)
- Siga o roteiro e execute até o item 3.5 (inclusive).
- Execute novamente o item 3.2, acrescentando ao grupo de saída (Group) a saída cout3 como o bit mais significativo, ou seja, a Group S ficará com cout3, s3, s2, s1 e s0. Simule novamente e verifique o resultado. Agora os erros de soma devem ser corrigidos.
Aula 22 - 25/10/16: Circuitos Combinacionais Aritméticos e e Registradores.
Aula 23 - 27/10/16: Dúvidas para segunda avaliação e e Registradores.
Aula 24 - 01/11/16: Segunda Avaliação - Famílias Lógicas, Circuitos Combinacionais Lógicos e Aritméticos. Gabarito da avaliação 2 do semestre 1025/2. O conteúdo avaliado à época pode diferir do atual.
Aula 25 - 03/11/16: Circuitos Sequenciais e discussão do projeto final.
Aula 26 - 08/11/16: Circuitos Sequenciais.
Aula 27 - 10/11/16: Circuitos Sequenciais.
Aula 28 - 17/11/16: Laboratório 5 – Contador binário síncrono - Apresentação da ideia do projeto.
Aula 29 - 22/11/16: Circuitos Sequenciais.
Aula 30 - 24/11/16: Dúvidas para terceira avaliação e definição dos temas de projeto final por equipe.
Aula 31 - 29/11/16: Terceira Avaliação - Registradores e Circuitos sequenciais.
Aula 32 - 01/12/16: Projeto final em equipes.
Aula 33 - 06/12/16: Projeto final em equipes.
Aula 34 - 08/12/16: Projeto final em equipes.
Aula 35 - 13/12/16: Apresentação individual do projeto final.
Aula 36 - 15/12/16: Reavaliações.