Experimento 1 para Circuitos Lógicos
Revisão de 17h55min de 29 de maio de 2014 por Kamila.r (discussão | contribs) (→Simulação funcional com o Quartus II)
- Objetivos
- Utilizar o diagrama esquemático do Quartus II para inserir um circuito com Portas AND;
- Gerar formas de onda para entrada de simulação usando o QSIM;
- Obter o sinal de saída simulado usando o QSIM - diagrama funcional;
- Compreender o funcionamento da porta AND;
- Entender a tabela verdade de circuitos lógicos;
- Obter as imagens e dados para a confecção de relatório técnico;
- Material necessário
- CI 74X08 AND(disponível na biblioteca da ALTERA)
- Computador com software Quartus II da Altera.
Diagrama Esquemático
Abra o Quartus II (versão 13.1) e insira o diagrama esquemático com portas AND, conforme a figura abaixo.
Após salvar o arquivo como portasAnd.bdf em uma pasta vazia com nome Exp1, e crie um projeto portasAnd.qpf utilizando a família family=Cyclone com o dispositivo device=EP1C3T100A8. Após isso compile o projeto.
Simulação funcional com o Quartus II
- Abra o simulador(New > University Program VWF).
- Defina o tempo de simulação (Edit > Set End Time ...) = 200 ns.
- Importe todos os nós de lista do projeto (Edit > Insert > Insert Node or Bus) > [Node Finder] > [List] > [>>] > [OK] > [OK].
- Desenhe a forma de onda dos sinais de entrada conforme mostrado na figura abaixo, e salve com o nome entrada.vwf.
- Selecione o Quartus II como simulador (Simulation > Options > Quartus II Simulator > OK).
- Indique como a simulação será feita (Simulation > Run Functional Simulation).
- Após o término da simulação verifique se o resultado obtido corresponde a respostas do circuito implementado. Salve o sinal de saída como resultadoF.vwf.
- Realize testes com outras entradas para o preenchimento da Tabela Verdade.
- Salve os resultados obtidos para a confecção do relatório do experimento.
A | B | C | D | L0= AB | L1= ABC | L2= ABCD |
---|---|---|---|---|---|---|
0 | 0 | 0 | 0 | |||
0 | 0 | 0 | 1 | |||
0 | 0 | 1 | 0 | |||
0 | 0 | 1 | 1 | |||
0 | 1 | 0 | 0 | |||
0 | 1 | 0 | 1 | |||
0 | 1 | 1 | 0 | |||
0 | 1 | 1 | 1 | |||
1 | 0 | 0 | 0 | |||
1 | 0 | 0 | 1 | |||
1 | 0 | 1 | 0 | |||
1 | 0 | 1 | 1 | |||
1 | 1 | 0 | 0 | |||
1 | 1 | 0 | 1 | |||
1 | 1 | 1 | 0 | |||
1 | 1 | 1 | 1 |