Contribuições do(a) usuário(a)
Ir para navegação
Ir para pesquisar
- 10h50min de 6 de agosto de 2014 dif his +100 Configuração da USB para programação do FPGA via JTAG →UBUNTU
- 10h44min de 6 de agosto de 2014 dif his +451 Configuração da USB para programação do FPGA via JTAG
- 10h17min de 6 de agosto de 2014 dif his -1 Usuário:Kamila.r →Semanário do Bolsista 2014: Implementação
- 17h59min de 4 de agosto de 2014 dif his -159 Experimento 9 para Circuitos Lógicos →Gerar formas de onda para entrada de simulação
- 17h54min de 4 de agosto de 2014 dif his 0 N Arquivo:Clock1.png atual
- 17h46min de 4 de agosto de 2014 dif his +998 Experimento 9 para Circuitos Lógicos
- 15h16min de 4 de agosto de 2014 dif his +854 Usuário:Kamila.r →Agosto
- 14h58min de 4 de agosto de 2014 dif his +31 Experimento 11 para Circuitos Lógicos
- 14h57min de 4 de agosto de 2014 dif his +353 Experimento 11 para Circuitos Lógicos →Preparar o circuito lógico para gravação em um kit de desenvolvimento
- 14h56min de 4 de agosto de 2014 dif his +84 Experimento 11 para Circuitos Lógicos →Obter o sinal de saída simulado usando o QSIM - diagrama funcional
- 14h55min de 4 de agosto de 2014 dif his +120 Experimento 11 para Circuitos Lógicos →Gerar formas de onda para entrada de simulação
- 14h54min de 4 de agosto de 2014 dif his +2 Experimento 2 para Circuitos Lógicos →Diagrama Esquemático
- 14h53min de 4 de agosto de 2014 dif his +2 Experimento 4 para Circuitos Lógicos →Diagrama Esquemático do comparador de igualdade
- 14h51min de 4 de agosto de 2014 dif his +2 Registrador de Deslocamento - BDF e QSIM →Diagrama Esquemático
- 14h49min de 4 de agosto de 2014 dif his +18 Registrador de Deslocamento - BDF e QSIM →Preparando para gravar o circuito lógico no FPGA
- 14h45min de 4 de agosto de 2014 dif his +2 Experimento 11 para Circuitos Lógicos →Inserir diagrama esquemático de um circuito lógico com o Quartus II
- 08h10min de 1 de agosto de 2014 dif his -7 Usuário:Kamila.r →Semanário do Bolsista 2014: Implementação
- 08h09min de 1 de agosto de 2014 dif his -4 Experimento 4 para Circuitos Lógicos →Obter o sinal de saída simulado usando o QSIM - diagrama funcional
- 08h04min de 1 de agosto de 2014 dif his -10 Experimento 3 para Circuitos Lógicos →Experimento 3
- 08h03min de 1 de agosto de 2014 dif his +198 Experimento 3 para Circuitos Lógicos →Entender a equivalência de circuitos
- 10h42min de 31 de julho de 2014 dif his +325 Experimento 3 para Circuitos Lógicos
- 10h28min de 31 de julho de 2014 dif his 0 Usuário:Kamila.r →Semanário do Bolsista 2014: Implementação
- 10h27min de 31 de julho de 2014 dif his +9 Usuário:Kamila.r →Semanário do Bolsista 2014: Implementação
- 10h10min de 31 de julho de 2014 dif his +51 Usuário:Kamila.r →Agosto
- 10h08min de 31 de julho de 2014 dif his +103 Usuário:Kamila.r →Julho
- 16h29min de 30 de julho de 2014 dif his +793 Experimento 11 para Circuitos Lógicos
- 10h52min de 30 de julho de 2014 dif his +5 Experimento 11 para Circuitos Lógicos →Inserir diagrama esquemático de um circuito lógico com o Quartus II
- 10h50min de 30 de julho de 2014 dif his +1 Experimento 11 para Circuitos Lógicos →Inserir diagrama esquemático de um circuito lógico com o Quartus II
- 10h50min de 30 de julho de 2014 dif his +306 Experimento 11 para Circuitos Lógicos →Inserir diagrama esquemático de um circuito lógico com o Quartus II
- 10h37min de 30 de julho de 2014 dif his +1 Experimento 5 para Circuitos Lógicos →Utilizar o diagrama esquemático do Quartus II para inserir um circuito
- 10h37min de 30 de julho de 2014 dif his +213 Experimento 5 para Circuitos Lógicos →Utilizar o diagrama esquemático do Quartus II para inserir um circuito
- 10h36min de 30 de julho de 2014 dif his +94 Experimento 5 para Circuitos Lógicos →Utilizar o diagrama esquemático do Quartus II para inserir um circuito
- 10h36min de 30 de julho de 2014 dif his +189 Experimento 5 para Circuitos Lógicos
- 10h35min de 30 de julho de 2014 dif his -95 Experimento 4 para Circuitos Lógicos
- 10h34min de 30 de julho de 2014 dif his -92 Experimento 4 para Circuitos Lógicos →Experimento 4
- 10h33min de 30 de julho de 2014 dif his +356 Experimento 4 para Circuitos Lógicos
- 10h30min de 30 de julho de 2014 dif his 0 N Arquivo:Random.png atual
- 10h26min de 30 de julho de 2014 dif his +39 Experimento 2 para Circuitos Lógicos →Obter o sinal de saída simulado usando o QSIM - diagrama funcional
- 10h16min de 30 de julho de 2014 dif his +23 Experimento 2 para Circuitos Lógicos →Obter o sinal de saída simulado usando o QSIM - diagrama funcional
- 10h15min de 30 de julho de 2014 dif his -3 Experimento 2 para Circuitos Lógicos →Obter o sinal de saída simulado usando o QSIM - diagrama funcional
- 22h20min de 25 de julho de 2014 dif his +227 Usuário:Kamila.r →Semanário do Bolsista 2014: Implementação
- 18h20min de 22 de julho de 2014 dif his +316 Experimento 10 para Circuitos Lógicos →Preparar o circuito lógico para gravação em um kit de desenvolvimento [DE2-115]
- 18h19min de 22 de julho de 2014 dif his +1 144 Experimento 10 para Circuitos Lógicos →Preparar o circuito lógico para gravação em um kit de desenvolvimento [DE2-115]
- 18h18min de 22 de julho de 2014 dif his +317 Experimento 4 para Circuitos Lógicos →Programar o FPGA para implementar um comparador de palavras (ou gerador de paridade)
- 18h14min de 22 de julho de 2014 dif his +10 Experimento 11 para Circuitos Lógicos
- 18h14min de 22 de julho de 2014 dif his +84 Experimento 5 para Circuitos Lógicos
- 18h11min de 22 de julho de 2014 dif his +124 Experimento 9 para Circuitos Lógicos
- 18h10min de 22 de julho de 2014 dif his +134 Experimento 10 para Circuitos Lógicos
- 18h09min de 22 de julho de 2014 dif his 0 Experimento 10 para Circuitos Lógicos →Inserir diagrama esquemático de um circuito lógico comercial com o Quartus II de um Contador assíncrono crescente
- 10h17min de 21 de julho de 2014 dif his +69 Experimento 2 para Circuitos Lógicos →Obter o sinal de saída simulado usando o QSIM - diagrama funcional