Experimento 1 para Circuitos Lógicos
Revisão de 16h32min de 30 de setembro de 2014 por Kamila.r (discussão | contribs) (→Diagrama Esquemático)
- Objetivos
- Utilizar o diagrama esquemático do Quartus II para inserir um circuito com Portas AND;
- Gerar formas de onda para entrada de simulação usando o QSIM;
- Obter o sinal de saída simulado usando o QSIM - diagrama funcional;
- Compreender o funcionamento da porta AND;
- Entender a tabela verdade de circuitos lógicos;
- Obter as imagens e dados para a confecção de relatório técnico;
- Material necessário
- CI 74X08 AND(disponível na biblioteca da ALTERA)
- Computador com software Quartus II da Altera.
Diagrama Esquemático
- Abra o Quartus II (versão 13.1) e insira o diagrama esquemático com portas AND, conforme a figura abaixo.
- Clique para selecionar os símbolos e clique para inserir os pinos de entrada e saídas.
Após salvar o arquivo como portasAnd.bdf em uma pasta vazia com nome Exp1, e crie um projeto portasAnd.qpf utilizando a família family=Cyclone com o dispositivo device=EP1C3T100A8. Após isso compile o projeto.
Gerar formas de onda para entrada de simulação usando o QSIM - Quartus II
- Baixe o Arquivo de entrada e salve na pasta Exp1.
- Abra o simulador(New > University Program VWF).
- Abra o arquivo de Entrada (File > Open > ArqEntrada.vwf).
Obter o diagrama funcional das saídas usando o QSIM - Quartus II
- Selecione o Quartus II como simulador (Simulation > Options > Quartus II Simulator > OK).
- Indique como a simulação será feita (Simulation > Run Functional Simulation).
- Verifique se o resultado obtido corresponde a respostas do circuito implementado.
Compreender o funcionamento da porta AND
- Verifique que as saídas AB, ABC, ABCD se comportam, respectivamente como portas AND de 2, 3 e 4 entradas.
Obtenção da tabela verdade de circuitos lógicos
- Preencha a tabela verdade de acordo com a resposta obtida com a simulação do arquivo de entrada.
- Salve os resultados para a confecção do relatório do experimento.
Entradas | Saídas | |||||
---|---|---|---|---|---|---|
A | B | C | D | AB | ABC | ABCD |
0 | 0 | 0 | 0 | |||
0 | 0 | 0 | 1 | |||
0 | 0 | 1 | 0 | |||
0 | 0 | 1 | 1 | |||
0 | 1 | 0 | 0 | |||
0 | 1 | 0 | 1 | |||
0 | 1 | 1 | 0 | |||
0 | 1 | 1 | 1 | |||
1 | 0 | 0 | 0 | |||
1 | 0 | 0 | 1 | |||
1 | 0 | 1 | 0 | |||
1 | 0 | 1 | 1 | |||
1 | 1 | 0 | 0 | |||
1 | 1 | 0 | 1 | |||
1 | 1 | 1 | 0 | |||
1 | 1 | 1 | 1 |