Mudanças entre as edições de "Preparando para gravar o circuito lógico no FPGA"
Ir para navegação
Ir para pesquisar
Linha 7: | Linha 7: | ||
*[[Pinagem dos dispositivos de entrada e saída do kit MERCURIO IV]] | *[[Pinagem dos dispositivos de entrada e saída do kit MERCURIO IV]] | ||
*[[pinagem do kit DE0-Nano]] | *[[pinagem do kit DE0-Nano]] | ||
+ | *[[Arquivo qsf com pinagens dos kits da ALTERA |pinagem do kit DSP]] | ||
*Atribua os pinos conforme a necessidade do projeto | *Atribua os pinos conforme a necessidade do projeto | ||
*Exemplo de atribuição de pinagem | *Exemplo de atribuição de pinagem |
Edição das 14h18min de 10 de março de 2015
Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE0-Nano.
- Mude a família e dispositivo a ser usado (Assignments > Devices), [Family = Cyclone IV E] e selecione EP4CE22F17C6
- Para ver as pinagens completa das Interfaces de entrada e saída da DE2-115 no Manual.
- Pinagem dos dispositivos de entrada e saída do kit MERCURIO IV
- pinagem do kit DE0-Nano
- pinagem do kit DSP
- Atribua os pinos conforme a necessidade do projeto
- Exemplo de atribuição de pinagem
- Defina como alta impedância o estado dos pinos não utilizados no projeto. [Assignments > Devices > Device and Pin Options... > Category:Unused Pins > Reserve all unused pins: [As input tri-stated] > OK].
- Compile o projeto.