SST20707-2014-1: mudanças entre as edições
Ir para navegação
Ir para pesquisar
Linha 26: | Linha 26: | ||
** Por que dispositivos lógicos programáveis? | ** Por que dispositivos lógicos programáveis? | ||
** Histórico | ** Histórico | ||
= 11/02: Desenvolvimento com PLDs = | |||
* Famílias de Componentes Lógicos Programáveis | |||
* Arquitetura dos FPGAS | |||
* Introdução ao Fluxo de Projeto do Quartus | |||
= 17/02: Laboratório Quartus = | |||
* Fluxo de projeto esquemáticos com Quartus e Modelsim (Porta AND) | |||
* Exercício: Projeto, Simulação e Teste do [http://en.wikipedia.org/wiki/Adder_(electronics) meio-somador] |
Edição das 13h38min de 17 de fevereiro de 2014
1 Síntese de Sistemas de Telecomunicações: Diário de Aula 2014-1
Professor: Roberto de Matos
Encontros: 2ª e 3ª feira às 13:30
Atendimento paralelo: 2ª feira das 15:40 às 17:30.
1.1 Assuntos trabalhados
- Introdução aos dispositivos lógicos programáveis
- Introdução à tecnologia FPGA
- Introdução a linguagem VHDL
1.2 Apoio Desenvolvimento
1.3 Slides
2 10/02: Apresentação
- Apresentação do professor.
- Apresentação dos alunos: Nome, perfil, preferências, etc.
- Apresentação da disciplina: conteúdo, bibliografia e avaliação.
- Aula Introdutória:
- Por que dispositivos lógicos programáveis?
- Histórico
3 11/02: Desenvolvimento com PLDs
- Famílias de Componentes Lógicos Programáveis
- Arquitetura dos FPGAS
- Introdução ao Fluxo de Projeto do Quartus
4 17/02: Laboratório Quartus
- Fluxo de projeto esquemáticos com Quartus e Modelsim (Porta AND)
- Exercício: Projeto, Simulação e Teste do meio-somador