Mudanças entre as edições de "Preparando para gravar o circuito lógico no FPGA"
Ir para navegação
Ir para pesquisar
Linha 1: | Linha 1: | ||
− | Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE0-Nano. | + | *[[Configuração da USB para programação do FPGA via JTAG]] |
+ | |||
+ | Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso | ||
+ | utilizaremos o kit DE0-Nano. | ||
*Mude a família e dispositivo a ser usado (Assignments > Devices), [Family = Cyclone IV E] e selecione EP4CE22F17C6 | *Mude a família e dispositivo a ser usado (Assignments > Devices), [Family = Cyclone IV E] e selecione EP4CE22F17C6 | ||
*Para ver as pinagens completa das [[Interfaces de entrada e saída da DE2-115]] no [[Media:ManualDE2-115.pdf | Manual]]. | *Para ver as pinagens completa das [[Interfaces de entrada e saída da DE2-115]] no [[Media:ManualDE2-115.pdf | Manual]]. |
Edição das 14h09min de 10 de março de 2015
Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE0-Nano.
- Mude a família e dispositivo a ser usado (Assignments > Devices), [Family = Cyclone IV E] e selecione EP4CE22F17C6
- Para ver as pinagens completa das Interfaces de entrada e saída da DE2-115 no Manual.
- Pinagem dos dispositivos de entrada e saída do kit MERCURIO IV
- pinagem do kit DE0-Nano
- Atribua os pinos conforme a necessidade do projeto
- Exemplo de atribuição de pinagem
- Defina como alta impedância o estado dos pinos não utilizados no projeto. [Assignments > Devices > Device and Pin Options... > Category:Unused Pins > Reserve all unused pins: [As input tri-stated] > OK].
- Compile o projeto. Note que agora a numeração dos pinos aparece no diagrama esquemático.