Mudanças entre as edições de "CIL-EngTel (página)"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 35: Linha 35:
 
*Codificador de Prioridade de 8 para código binário - [http://www.ti.com/lit/ds/symlink/sn74ls148.pdf 74X148]
 
*Codificador de Prioridade de 8 para código binário - [http://www.ti.com/lit/ds/symlink/sn74ls148.pdf 74X148]
 
*Gerador de Paridade Par e Impar de 9 bits - [http://www.ti.com/lit/ds/symlink/sn74ls280.pdf 74X280]
 
*Gerador de Paridade Par e Impar de 9 bits - [http://www.ti.com/lit/ds/symlink/sn74ls280.pdf 74X280]
 +
*Comparador de igualdade de 8 bits - [http://www.ti.com/lit/ds/symlink/sn74als521.pdf 74X521]
  
 
===Circuitos Aritméticos Combinacionais===
 
===Circuitos Aritméticos Combinacionais===

Edição das 20h24min de 1 de julho de 2013

MURAL DE AVISOS E OPORTUNIDADES DA ÁREA DE TELECOMUNICAÇÕES



Carga horária, Ementas, Bibliografia, Professores

Plano de Ensino

Aulas Semestre 2013-1

Software e equipamentos recomendados

Nas aulas de Circuitos Lógicos utilizaremos o Quartus II que é um EDA da ALTERA que possibilita a programação, sintese, teste e programação de dispositivos de lógica programável como os CPLDs e FPGAs. Além deste software utilizaremos também para a simulação o QSIM e o Modelsim-Altera.

Kits de desenvolvimento da ALTERA TERASIC

  • Nos links a seguir você pode consultar as informações sobre os kits Educacionais e de Desenvolvimento DE0-Nano,DE0, DE1, DE2-115.
  • A instalação do cabo e driver USB para programação via JTAG de FPGA ALTERA deve ser feito uma vez na maquina onde será usado o programador da ALTERA (Embutido no Quartus II). Verificar o procedimento conforme o kit que você tem disponível em http://www.altera.com/download/drivers/dri-index.html.
  • Para facilitar a alocação da pinagem, a Altera disponibiliza os arquivos de configuração .qsf para estes kits DE0_Nano.qsf, DE0.qsf, DE1.qsf e DE2_115.qsf.

Software Quartus II e QSIM

Procedimentos para instalação e uso estão descritos em Uso do Quartus II nos Labs do IFSC.

Circuitos Integrados Comerciais

Para localizar os circuitos integrados comerciais existentes, consulte o Guia de produtos da Texas Instruments. Atualmente é muito comum o uso de circuitos integrados com uma única porta ou circuitos (ver Little Logic Guide). Nas listagens a seguir são mostrados as folhas de dados (Datasheet) de alguns circuitos comerciais, os quais também possuem uma implementação em VHDL disponível no software Quartus da ALTERA.

Circuitos Lógicos

Circuitos Lógicos Combinacionais

  • Multiplexador/Seletor de 8 para 1 - 74X151
  • 2x Multiplexador/Seletor de 4 para 1 - 74X153
  • 4x Multiplexador/Seletor de 2 para 1 - 74X157/158
  • Decodificador/Demultiplexador 3 para 8 linhas - 74X138
  • Decodificador/Demultiplexador 3 para 8 linhas com Latch - 74X137
  • 2x Decodificador/Demultiplexador 2 para 4 linhas 74X139
  • Decodificador BCD para 10 linhas decimais 74X42
  • Decodificador/Driver BCD para Sete Segmentos - 74X47
  • Codificador de Prioridade de 8 para código binário - 74X148
  • Gerador de Paridade Par e Impar de 9 bits - 74X280
  • Comparador de igualdade de 8 bits - 74X521

Circuitos Aritméticos Combinacionais

  • Somador de 4 bits - 74X283
  • Comparador BCD - 74X85
  • Unidade de Lógica e Aritmética - 74X181.
  • Look Ahead Carry Generator - 74X182

Materiais de apoio as aulas

Aulas de Laboratório

Links auxiliares


Curso de Engenharia de Telecomunicações