Mudanças entre as edições de "DLP29007-2019-2"
Ir para navegação
Ir para pesquisar
Linha 66: | Linha 66: | ||
= Aula 26/08/2019 – Eficiência de Circuitos Combinacionais = | = Aula 26/08/2019 – Eficiência de Circuitos Combinacionais = | ||
− | *Experimentos Circuitos Combinacionais | + | *Experimentos Circuitos Combinacionais: |
** [http://docente.ifsc.edu.br/roberto.matos/dlp2_public/pratica_cap7.zip Prática Circuitos Combinacionais] | ** [http://docente.ifsc.edu.br/roberto.matos/dlp2_public/pratica_cap7.zip Prática Circuitos Combinacionais] | ||
= Aula 30/08/2019 – Eficiência de Circuitos Sequenciais = | = Aula 30/08/2019 – Eficiência de Circuitos Sequenciais = | ||
+ | *Leitura recomendada: | ||
+ | **Capítulo 8 e 9 do livro do Chu | ||
+ | |||
*Notas de aula: | *Notas de aula: | ||
** [http://docente.ifsc.edu.br/roberto.matos/dlp2_public/material/dlp29007-lecture04-efficient_seq_circuits.pdf Eficiência e Prática de Circuitos Sequenciais] | ** [http://docente.ifsc.edu.br/roberto.matos/dlp2_public/material/dlp29007-lecture04-efficient_seq_circuits.pdf Eficiência e Prática de Circuitos Sequenciais] | ||
− | *Experimentos Circuitos Sequenciais | + | *Experimentos Circuitos Sequenciais: |
** [http://docente.ifsc.edu.br/roberto.matos/dlp2_public/pratica_cap9.zip Prática Circuitos Sequenciais] | ** [http://docente.ifsc.edu.br/roberto.matos/dlp2_public/pratica_cap9.zip Prática Circuitos Sequenciais] |
Edição das 19h58min de 30 de agosto de 2019
Dispositivos Lógicos Programáveis 2: Diário de Aula 2019-2
- Professor: Roberto de Matos
- Encontros: 2ª (a cada 15 dias) e 6ª às 15:40h
- Local: Laboratório de Programação
- Atendimento Paralelo: 4ª às 10h e 14h (1h cada)
- Plano de Ensino
- Cronograma de Aulas: Conteúdo Programado no Portal SIGAA
Links Úteis
- Usando os Kits de FPGA
Materiais de Aula
Aula 29/07/2019 – Apresentação
- Apresentação do professor.
- Apresentação da disciplina.
- Projetos com FPGA
Aula 02/08/2019 – Complexidade e Projeto de Sistemas Digitais
- Exemplo uC vs. FPGA
- Notas de Aula:
Aula 09/08/2019 – Complexidade e Projeto de Sistemas Digitais (cont.)
- Experimento:
- Medição de tempos de propagação em circuitos combinacionais Até Visualização dos tempos de propagação no Chip Planner
- Uso de Logic Lock para definir a área a ser ocupada pelo circuito
- Exercício:
Aula 12/08/2019 – Não Houve Aula
- FINALIZAR O EXERCÍCIO:
Aula 16/08/2019 – Síntese do VHDL
- Lecture 02: Synthesis of VHDL Code
- Concepção dos operadores em VHDL
- Experimento:
- Medição de tempos de propagação em circuitos combinacionais A partir de Configurando o compilador
- Exemplo usando DSE
- F1 Instances
Aula 23/08/2019 – Eficiência de Circuitos Combinacionais
- Leitura recomendada:
- Capítulo 7 do livro do Chu
- Notas de aula:
Aula 26/08/2019 – Eficiência de Circuitos Combinacionais
- Experimentos Circuitos Combinacionais:
Aula 30/08/2019 – Eficiência de Circuitos Sequenciais
- Leitura recomendada:
- Capítulo 8 e 9 do livro do Chu
- Notas de aula:
- Experimentos Circuitos Sequenciais: