Mudanças entre as edições de "Experimento 10 para Circuitos Lógicos"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 23: Linha 23:
  
 
==Preparar o circuito lógico para gravação em um kit de desenvolvimento [DE2-115]==
 
==Preparar o circuito lógico para gravação em um kit de desenvolvimento [DE2-115]==
 +
Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação.  Neste caso utilizaremos o kit DE2-115. [[Arquivo:KitDE2-115.png|200px|right|Clique para Ampliar]]
 +
*Mude a família e dispositivo a ser usado (Assignments > Devices), [Family = Cyclone IV E] e selecione  EP4CE115F29C7.
 +
 +
*Utilize o display HEX0 do kit para mostrar a contagem:
 +
 +
[[Arquivo:Display7segDE2-115.png|center]]
 +
 +
*Utilize os leds de LED0 a LED3 (verdes) para mostrar a contagem em binário.
 +
*Utilize a chave KEY0 para gerar o sinal de CLK.
 +
 +
*Atribua os pinos conforme a [ftp://ftp.altera.com/up/pub/Altera_Material/12.1/Boards/DE2-115/DE2_115.qsf pinagem do kit DE2-115].
 +
*Ao final da configuração dos pinos, o Pin Planner deverá mostrar a seguinte pinagem:
 +
 +
[[Arquivo:DE2-115-ContAssCres3.png|300px|center]]
 +
 +
*Defina como alta impedância o estado dos pinos não utilizados no projeto. (Assignments > Devices), [Device and Pin Options...], escolha a (Category=Unused Pins), e selecione Reserve all unused pins: As input tri-stated. [OK].
 +
 +
*Compile o projeto. Note que agora a numeração dos pinos também aparece no diagrama esquemático.
 +
 
==Verificar os resultados obtidos==
 
==Verificar os resultados obtidos==

Edição das 18h19min de 22 de julho de 2014

Experimento 10

Objetivos
  • Inserir diagrama esquemático de um circuito lógico comercial com o Quartus II de um Contador assíncrono crescente;
  • Gerar formas de onda para entrada de simulação;
  • Fazer a simulação funcional de um circuito com o QSIM;
  • Preparar o circuito lógico para gravação em um kit de desenvolvimento; DE2-115
  • Verificar os resultados obtidos;
Materiais necessários
  1. CI 74X74(disponível na biblioteca da ALTERA)
  2. CI 74X47 Decod 7-seg(disponível na biblioteca da ALTERA)
  3. Computador com software Quartus II da Altera.
  4. Kit DE2-115;

Inserir diagrama esquemático de um circuito lógico comercial com o Quartus II de um Contador assíncrono crescente

Exp10 diag.png

Gerar formas de onda para entrada de simulação

Exp10 entrada.png

Fazer a simulação funcional de um circuito com o QSIM

Exp10 saida.png

Preparar o circuito lógico para gravação em um kit de desenvolvimento [DE2-115]

Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE2-115.

Clique para Ampliar
  • Mude a família e dispositivo a ser usado (Assignments > Devices), [Family = Cyclone IV E] e selecione EP4CE115F29C7.
  • Utilize o display HEX0 do kit para mostrar a contagem:
Display7segDE2-115.png
  • Utilize os leds de LED0 a LED3 (verdes) para mostrar a contagem em binário.
  • Utilize a chave KEY0 para gerar o sinal de CLK.
  • Atribua os pinos conforme a pinagem do kit DE2-115.
  • Ao final da configuração dos pinos, o Pin Planner deverá mostrar a seguinte pinagem:
DE2-115-ContAssCres3.png
  • Defina como alta impedância o estado dos pinos não utilizados no projeto. (Assignments > Devices), [Device and Pin Options...], escolha a (Category=Unused Pins), e selecione Reserve all unused pins: As input tri-stated. [OK].
  • Compile o projeto. Note que agora a numeração dos pinos também aparece no diagrama esquemático.

Verificar os resultados obtidos