Mudanças entre as edições de "MIC29004 2016-2"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 18: Linha 18:
 
:<big>1. O <b>Prof. Ederson Torresini</b> ministrará curso sobre <b>IPv6</b> aos sábados dias 27/08, 03/09 e 10/09/2016 das 08h00 às 12h00. [http://wiki.sj.ifsc.edu.br/index.php/Curso_de_IPv6 Mais informações aqui.] </big><br>
 
:<big>1. O <b>Prof. Ederson Torresini</b> ministrará curso sobre <b>IPv6</b> aos sábados dias 27/08, 03/09 e 10/09/2016 das 08h00 às 12h00. [http://wiki.sj.ifsc.edu.br/index.php/Curso_de_IPv6 Mais informações aqui.] </big><br>
 
:<big>2. A página da Wiki de MIC29004 foi atualizada no dia 25/08/2016 às 17h10min.</big><br>
 
:<big>2. A página da Wiki de MIC29004 foi atualizada no dia 25/08/2016 às 17h10min.</big><br>
 
+
:<big>3. Solicitar ingresso no grupo da disciplina no Facebook: [https://www.facebook.com/groups/588698344617287/?ref=bookmarks MIC29004].</big>
  
 
= Documentos =
 
= Documentos =
Linha 41: Linha 41:
  
 
<big><b>1.3 Atividades</b></big>
 
<big><b>1.3 Atividades</b></big>
:Solicitar ingresso no grupo da disciplina no Facebook: [https://www.facebook.com/groups/588698344617287/?ref=bookmarks MIC29004].
+
:Nao há.
  
 
<big><b>1.4 Frequência</b></big>
 
<big><b>1.4 Frequência</b></big>

Edição das 19h27min de 25 de agosto de 2016

Principal   2015-1   2015-2   2016-1   2016-2    


Informações Gerais

Unidade Curricular: Microprocessadores
Professor: Clayrton M. Henrique
Contato: clayrton.henrique@ifsc.edu.br
Atendimento: Segundas de 13h30 às 15h20


Avisos

1. O Prof. Ederson Torresini ministrará curso sobre IPv6 aos sábados dias 27/08, 03/09 e 10/09/2016 das 08h00 às 12h00. Mais informações aqui.
2. A página da Wiki de MIC29004 foi atualizada no dia 25/08/2016 às 17h10min.
3. Solicitar ingresso no grupo da disciplina no Facebook: MIC29004.

Documentos

Plano de Ensino
Cronograma de Aulas


Aulas

[15/08/2016] | Aula 01 - Apresentação

1.1 Apresentação da Unidade Curricular

  • Apresentação
  • Disciplina
  • Cronograma
  • Ementa (Objetivos, Conteúdos e Referências)
  • Plano de Ensino (Sequência dos conteúdos e Avaliação)
  • Regras Gerais
  • Considerações Finais

1.2 Arquivos

Apresentação da Disciplina

1.3 Atividades

Nao há.

1.4 Frequência

Matrícula:
142006552-1 151003630-0 142001170-7 132002494-7 131004421-0 151003621-0 142003340-9 141004186-7 131001065-0 122005116-0
09h40 - 10h35
F
C
C
F
F
F
F
C
C
C
10h35 - 11h30
F
C
C
F
F
F
F
C
C
C
Matrícula:
141000659-0 151003624-5 131000866-3 131004478-3 152000144-4 141000013-3 142001318-1 152006040-8 152000331-5 XXXXXXXXX-X
09h40 - 10h35
C
C
C
F
C
C
C
F
C
F
10h35 - 11h30
C
C
C
F
C
C
C
F
C
F
Legenda: || C: Compareceu. || F: Faltou.




[22/08/2016] | Aula 02 - Introdução

2.1 Sistemas Microprocessados

  • Introdução.
  • Microprocessador x Microcontrolador.
  • Principais conceitos e definições.
  • Diferenças entre Arquitetura e Organização de Computadores.
  • Principais aplicações atualmente (automação, IoT, servidores, etc).

2.2 Arquivos

Introdução aos Sistemas Microprocessados.

2.3 Atividades

Não há.

2.4 Frequência

Matrícula:
142006552-1 151003630-0 142001170-7 132002494-7 131004421-0 151003621-0 142003340-9 141004186-7 131001065-0 122005116-0
09h40 - 10h35
F
C
C
C
C
C
C
C
C
F
10h35 - 11h30
F
C
C
C
C
C
C
C
C
F
Matrícula:
141000659-0 151003624-5 131000866-3 131004478-3 152000144-4 141000013-3 142001318-1 152006040-8 152000331-5 XXXXXXXXX-X
09h40 - 10h35
C
C
C
F
C
C
C
F
C
F
10h35 - 11h30
C
C
C
F
C
C
C
F
C
F
Legenda: || C: Compareceu. || F: Faltou.


[24/08/2016] | Aula 03 - Arquitetura de Computadores

3.1 Arquitetura x Organização

  • Introdução.
  • Características das organizações.
  • Arquiteturas: Harvard x Von Neumann.
  • Principais Componentes: Memória, CPU, Barramento, I/O.
  • Tipos de Barramentos: Dados, Controle e Endereços.
  • Unidade Central de Processamento:
- Unidade Lógica e Aritmética
Atividade 01: Análise da ULA 74181
- Unidade de Controle.
- Principais Registradores.

3.2 Arquivos

Unidade Central de Processamento

3.3 Atividades

Datasheet ULA 74LS181 (4 bits)
Atividade 01: Montar o diagrama da ULA acima e simular sua tabela verdade. PRAZO: PRÓXIMA AULA.
Observação: Sugiro a utilização do QUARTUS II, caso você não saiba utilizá-lo, faça a atividade em outro simulador que você esteja mais familiarizado.

3.4 Frequência

Matrícula:
142006552-1 151003630-0 142001170-7 132002494-7 131004421-0 151003621-0 142003340-9 141004186-7 131001065-0 122005116-0
09h40 - 10h35
F
C
C
C
C
C
C
C
C
F
10h35 - 11h30
F
C
C
C
C
C
C
C
C
F
Matrícula:
141000659-0 151003624-5 131000866-3 131004478-3 152000144-4 141000013-3 142001318-1 152006040-8 152000331-5 XXXXXXXXX-X
09h40 - 10h35
C
C
F
F
C
C
C
F
C
F
10h35 - 11h30
C
C
F
F
C
C
C
F
C
F
Legenda: || C: Compareceu. || F: Faltou.




[29/08/2016] | Aula 04 - Unidade Central de Processamento

4.1 Organização

  • Unidade Lógica e Aritmética (continuação)
  • Principais Registradores.
-Revisão FF D.
-Estudo de Caso: Microcontrolador 8051.
  • Unidade de Controle.

4.2 Arquivos

Registradores Gerais

4.3 Atividades

Leitura e interpretação do arquivo abaixo:
Datasheet MC INTEL 8051 (8 bits)

4.4 Frequência

Matrícula:
142006552-1 151003630-0 142001170-7 132002494-7 131004421-0 151003621-0 142003340-9 141004186-7 131001065-0 122005116-0
09h40 - 10h35
*
*
*
*
*
*
*
*
*
*
10h35 - 11h30
*
*
*
*
*
*
*
*
*
*
Matrícula:
141000659-0 151003624-5 131000866-3 131004478-3 152000144-4 141000013-3 142001318-1 152006040-8 152000331-5 XXXXXXXXX-X
09h40 - 10h35
*
*
*
*
*
*
*
*
*
*
10h35 - 11h30
*
*
*
*
*
*
*
*
*
*
Legenda: | C: Compareceu. | F: Faltou. | *: Chamada ainda não realizada.