Resultados da pesquisa

Ir para navegação Ir para pesquisar

Resultados nos títulos das páginas

  • ...bilizando em um monitor os sinais capturados. O módulo de interface VGA em FPGA foi implementado usando dispositivos da ALTERA® disponíveis no kit de des ..., que é uma ferramenta para leitura em tempo real de sinais no interior do FPGA, permitindo uma análise detalhada do funcionamento dos blocos.
    5 kB (824 palavras) - 10h32min de 11 de março de 2015

Resultados nos textos das páginas

  • ...de espectro de frequências didático desenvolvido utilizando um dispositivo FPGA. A proposta de trabalho surgiu em função do alto custo de equipamentos co ...-heteródino. Devido as características do conversor ADC disponível no kit FPGA utilizado, o sistema está limitado a faixa de frequência entre 0 kHz à 2
    4 kB (624 palavras) - 09h40min de 17 de agosto de 2018
  • ;FPGA eLab: Plataforma de Desenvolvimento Avançado para Ensino e Pesquisa; ...omo objetivo propor um sistema que provê uma plataforma de desenvolvimento FPGA, permitindo o acesso à diversos \textit{kits} de placas de forma remota. A
    2 kB (296 palavras) - 12h53min de 9 de maio de 2024
  • ...Tap, sintetizado no próprio FPGA, para a confirmação de sinais internos do FPGA. Os cenários implementados permitiram verificar o correto funcionamento do FPGA, Processamento de Sinais, VHDL, Gerador Senoidal, Filtros.
    5 kB (838 palavras) - 10h32min de 11 de março de 2015
  • ...me Standard Edition User Guide: Third-party Simulation - ModelSim - Intel® FPGA Edition, ModelSim® , and QuestaSim] ;ModelSim* - Intel® FPGA Edition Simulation Quick-Start - Intel® Quartus® Prime Standard Edition:
    4 kB (520 palavras) - 18h35min de 15 de setembro de 2022
  • ...) que se comunicam entre si, para demonstrar a sincronização do relógio do FPGA escravo com uma precisão de nanossegundos. ;Palavras-chave: Sincronização em Hardware. PTP. IEEE-1588v2. FPGA. Protocolo de sincronização de tempo.
    2 kB (414 palavras) - 14h28min de 23 de outubro de 2019
  • ==Comparador de igualdade e programação no FPGA== * Programar o FPGA para implementar um comparador de igualdade.
    3 kB (510 palavras) - 09h37min de 21 de outubro de 2014
  • ...o) que se comunicam entre si, para demonstrar asincronização do relógio do FPGA escravo com uma precisão de nanossegundos. ;Palavras-chave: Sincronização em Hardware. PTP. IEEE-1588v2. FPGA. Protocolo de sincronização de tempo.
    2 kB (411 palavras) - 11h44min de 31 de outubro de 2019
  • ...o) que se comunicam entre si, para demonstrar asincronização do relógio do FPGA escravo com uma precisão de nanossegundos. ;Palavras-chave:Sincronização em Hardware. PTP. IEEE-1588v2. FPGA. Protocolo de sicro-nização de tempo.
    2 kB (378 palavras) - 16h21min de 20 de outubro de 2019
  • ...- 2 será implementado em linguagem VDHL com implementação real em um CHIP FPGA. Este sistema tem uma previsão de largura de banda inicial de (30kHz a 20M [[Categoria:FPGA]]
    1 kB (231 palavras) - 10h33min de 11 de março de 2015
  • ...to de recursos. Docentes poderão realizar atividades práticas de ensino em FPGA em ambientes remotos, e estudantes terão acesso a um amplo conjunto de kit :* Jamilly da Silva Pinheiro, [[G5: FPGA eLab: Registro Diário/Semanal - Jamilly da Silva Pinheiro]]
    5 kB (737 palavras) - 17h16min de 27 de fevereiro de 2024
  • ...Assist from Terasic DE0-Nano Board] esta resumido o processo de uso de um FPGA para a restauração do módulo AGC da Apolo 11. Uma série de vídeos mos ...pois detalha algumas áreas como eletrônica digital, eletrônica analógica, FPGA, programação de software (não tão soft) e uso de instrumentação eletr
    3 kB (559 palavras) - 12h38min de 17 de abril de 2020
  • |13:30 - 14:15|| [[SSI III]] || Lab. Des. || PCC FPGA (Neri) || PCC LTE (Adriano) ||Lab. Des. |14:15 - 15:00|| [[SSI III]] || Lab. Des. ||PCC FPGA (Neri) || PCC LTE (Adriano)||Lab. Des.
    3 kB (361 palavras) - 09h38min de 6 de abril de 2009
  • Para utilizar o Software Quartus II para programar o FPGA, siga as seguintes etapas: Para programar o FPGA a interface do programador deverá estar conforme mostra a figura abaixo:
    3 kB (509 palavras) - 17h18min de 6 de maio de 2024
  • ...bilizando em um monitor os sinais capturados. O módulo de interface VGA em FPGA foi implementado usando dispositivos da ALTERA® disponíveis no kit de des ..., que é uma ferramenta para leitura em tempo real de sinais no interior do FPGA, permitindo uma análise detalhada do funcionamento dos blocos.
    5 kB (824 palavras) - 10h32min de 11 de março de 2015
  • ==Escolha do kit com o FPGA== ...s, Displays, Conectores ligados diretamente a um conjunto de pinos do chip FPGA, Conversores A/D e D/A, entre outros. Para conhecer a característica de c
    9 kB (1 337 palavras) - 11h58min de 1 de dezembro de 2023
  • * Gravando o projeto no FPGA; ==Gravando o projeto no FPGA==
    2 kB (406 palavras) - 18h11min de 6 de outubro de 2015
  • ...ar_o_circuito_lógico_no_FPGA | Preparando para gravar o circuito lógico no FPGA]]
    1 kB (216 palavras) - 09h39min de 18 de junho de 2018
  • *Introdução à Tecnologia FPGA. {{ref_1|Projetando Controladores Digitais com FPGA | | César da Costa| Novatec| |2006 | |}}
    2 kB (245 palavras) - 12h40min de 5 de fevereiro de 2015
  • * '''Aula 07/11/2014''' - Contador Assíncrono Crescente - Uso do FPGA [http://wiki.sj.ifsc.edu.br/index.php/Contador_Ass%C3%ADncrono_Crescente_-_ * FPGA - Contador Assíncrono Crescente - Uso do FPGA [http://wiki.sj.ifsc.edu.br/index.php/Contador_Ass%C3%ADncrono_Crescente_-_
    4 kB (646 palavras) - 08h26min de 8 de outubro de 2015
  • ...o propõe um sistema baseado em componentes de hardware programável do tipo FPGA que será administrado através da liguagem VHDL. O sistema irá realizar a Palavras-chave: FPGA, VGA, VHDL, Memória e Vídeo Analógico.
    4 kB (679 palavras) - 15h03min de 24 de março de 2019

Ver (20 anteriores | próximos 20) (20 | 50 | 100 | 250 | 500)