Mudanças entre as edições de "DLP29007-Engtelecom(2017-2) - Prof. Marcos Moecke"
Ir para navegação
Ir para pesquisar
Linha 1: | Linha 1: | ||
{{DivulgueEngtelecom}} | {{DivulgueEngtelecom}} | ||
+ | {{collapse top| Unidade 1 - Processo de Síntese do código VDHL}} | ||
==Unidade 1== | ==Unidade 1== | ||
;Aula 6 e 7 (22 e 29 Ago): | ;Aula 6 e 7 (22 e 29 Ago): | ||
Linha 15: | Linha 16: | ||
::Ver também os slides [http://docente.ifsc.edu.br/arliones.hoeller/dlp2/slides/dlp29007-lecture02-synthesis.pdf Unidade 2: Processo de Síntese do código VDHL] | ::Ver também os slides [http://docente.ifsc.edu.br/arliones.hoeller/dlp2/slides/dlp29007-lecture02-synthesis.pdf Unidade 2: Processo de Síntese do código VDHL] | ||
::Ver [https://www.altera.com/support/support-resources/operation-and-testing/io/io-features.html#ProgrammableDelay IO -features: Programmable Delay] Uso dos atrasos programáveis nos pinos programáveis de I/O | ::Ver [https://www.altera.com/support/support-resources/operation-and-testing/io/io-features.html#ProgrammableDelay IO -features: Programmable Delay] Uso dos atrasos programáveis nos pinos programáveis de I/O | ||
+ | {{collapse bottom}} | ||
+ | {{collapse top| Unidade 3 - Eficiência de Circuitos Combinacionais}} | ||
==Unidade 3== | ==Unidade 3== | ||
;Aula 8 e 9 (4 e 5 Set): | ;Aula 8 e 9 (4 e 5 Set): | ||
Linha 31: | Linha 34: | ||
:* Comparação de circuitos somadores de M entradas de N bits. Comparar a implementação em árvore x cadeia. Experimente utilizando tipos Integer e/ou (un)signed. Utilize como base os circuitos dos Exercícios 7.15 e 7.18 <ref name="PONG2006a" />, nos quais são mostradas implementações de portas XOR. O objetivo desse tópico é realizar medições de tempo, e mudar o desempenho do projeto seja mudando o código ou usando '''LogicLock''' ou restrições de tempo. | :* Comparação de circuitos somadores de M entradas de N bits. Comparar a implementação em árvore x cadeia. Experimente utilizando tipos Integer e/ou (un)signed. Utilize como base os circuitos dos Exercícios 7.15 e 7.18 <ref name="PONG2006a" />, nos quais são mostradas implementações de portas XOR. O objetivo desse tópico é realizar medições de tempo, e mudar o desempenho do projeto seja mudando o código ou usando '''LogicLock''' ou restrições de tempo. | ||
::*Ver [[Medição de tempos de propagação em circuitos combinacionais]] | ::*Ver [[Medição de tempos de propagação em circuitos combinacionais]] | ||
+ | {{collapse bottom}} | ||
{{collapse top| Unidade 4 - Eficiência de Circuitos Sequenciais}} | {{collapse top| Unidade 4 - Eficiência de Circuitos Sequenciais}} |
Edição das 12h39min de 21 de novembro de 2017
MURAL DE AVISOS E OPORTUNIDADES DA ÁREA DE TELECOMUNICAÇÕES
Unidade 1 - Processo de Síntese do código VDHL |
---|
Unidade 1
|
Unidade 3 - Eficiência de Circuitos Combinacionais |
---|
Unidade 3
|
Unidade 4 - Eficiência de Circuitos Sequenciais | ||
---|---|---|
Unidade 4
--Por exemplo em um contador de 0 a 9 use um CLEAR síncrono
r_next <= (others => '0') when r_reg = 9 else r_reg + 1;
--Em um contador
r_next <= r_reg + 1 when ena = '1' else r_reg;
-- Não use multiplos clocks
elsif (clk'event and clk='1') then
...
elsif (sclk'event and sclk='1') then
...
elsif (mclk'event and mclk='1') then
...
-- Use um único clock com vários enables.
elsif (clk'event and clk='1') then
...
s_next <= (others=>'0') when (s_reg=59 and s_en='1') else
s_reg + 1 when s_en='1' else
s_reg;
...
m_next <= (others=>'0') when (m_reg=59 and m_en='1') else
m_reg + 1 when m_en='1' else
m_reg;
0000 0001 0011 0010 0110 0111 0101 0100 1100 1101 1111 1110 1010 1011 1001 1000 0000 ...
0001 0010 0100 1000 0001 ...
0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 0000 ...
0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 0000 ...
0001 1000 0100 0010 1001 1100 0110 1011 0101 1010 1101 1110 1111 0111 0011 0001 ...
Figura 4.1 - PWM sem buffer de saída - tem gliches na saída. Figura 4.2 - PWM com buffer de saída - não tem gliches na saída.
|
Unidade 8 - Projeto Hierarquico e Parametrizado |
---|
Unidade 8
|
Referências Bibliográficas: