De MediaWiki do Campus São José
Ir para navegação
Ir para pesquisar
MURAL DE AVISOS E OPORTUNIDADES DA ÁREA DE TELECOMUNICAÇÕES
Registro on-line das aulas
Unidade 1 - Introdução
|
Unidade 1 - Introdução
ATUAL
- Aula 1 (26 jul)
- Introdução aos dispositivos lógicos programáveis:
-
- SPLD: PAL, PLA e GAL
- CPLDs
-
- Fabricantes de DLPs/FPGAs e familias de DLPs atuais.
|
Unidade 2 - Introdução ao VHDL e ambienta EDA - QUARTUS
|
Unidade 2 - Introdução ao VHDL e ambienta EDA - QUARTUS
|
Unidade 3 - Tipos de Dados e Operadores em VHDL
|
Unidade 3 - Tipos de Dados e Operadores em VHDL
|
Unidade 4 - Código Concorrente
|
Unidade 4 - Código Concorrente
|
Unidade 5 - Código Sequencial
|
Unidade 5 - Código Sequencial
|
Unidade 6 - Projeto a nível de Sistema
|
Unidade 6 - Projeto a nível de Sistema
|
Unidade 7 - Testbench
|
Unidade 7 - Testbench
|
Unidade 8 - Maquinas de Estado Finitas
|
Unidade 8 - Maquinas de Estado Finitas
|
Unidade 9 - Projeto Final
|
Unidade 9 - Projeto Final
|
Avaliações
Atividade Relâmpago (AR)
As atividades - BONUS na próxima avaliação===
Avaliação A1
- Conteúdo avaliado serão as unidades 2 a 4
- Data da avaliação (XX/XX/2018) - Local: LabReCom.
Avaliação A2
- Conteúdo avaliado serão as unidades 5 a 7
- Data da avaliação (XX/XX/2018) - Local: LabReCom.
Recuperação R12
- Conteúdo avaliado será as unidades 2 a 7
- Data da avaliação (XX/XX/2018) - Local: LabReCom.
- As avaliações A1 e A2 são com consulta apenas as folhas de consulta entregues VHDL QUICK REFERENCE CARD e VHDL 1164 PACKAGES QUICK REFERENCE CARD, e as tabelas das figuras 3.6, 3.10 e 4.1 do livro do Pedroni. Dica use também como fonte de consulta os templates do Quartus.
- Ao final das avaliações o aluno deverá enviar a avaliação para a plataforma Moodle com os arquivos solicitados.
Projeto Final (PF)
- O projeto final é uma atividade de avaliação desenvolvida em equipe, e consiste no desenvolvimento de um sistema que aplica os conhecimento adquiridos durante o semestre. A avaliação do projeto final corresponde a no mínimo 45% do peso no conceito final. São avaliados no projeto final os quesitos: 1) Sistema desenvolvido (projeto, simulação e realização, demostração do harware); 2) Relatório com a documentação completa do projeto; 3)
- Entrega dos Atividades Extraclasse ao longo do semestre AE(0) a AE(N). A entrega, detalhes e prazos serão indicados na plataforma Moodle.
Estudos livres sem entrega de documentação (EL)
- Os estudos livres são fortemente recomendados aos alunos como forma de melhor compreender o assunto estudado em cada unidade. Nas listas de exemplos e exercícios, os essenciais estão destacados em negrito. Não há prazos nem entregas desses estudos no Moodle, mas pede-se que os alunos realizem esses estudos e tirem suas dúvidas nas aulas destinadas a resolução de exercícios, ou nos minutos iniciais das aulas.
Referências Bibliográficas:
Curso de Engenharia de Telecomunicações