Mudanças entre as edições de "DLP1-EngTel (página)"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 43: Linha 43:
 
;Unidade 1:
 
;Unidade 1:
 
*Fazer uma pesquisa sobre as formas como os PLDs são programados.  Fusíveis, antifusíseis, memória PROM, EPROM, EEPROM, Flash, SRAM, etc. Formar equipes de até 2 alunos e apresentar um resumo em 2 a 3 páginas A4. PRAZO 20/02. Recomendo usar o modelo do [http://200.135.233.26:3000/project/54750cb57ae8187440d60acd Sharelatex do IFSC-CLOUD].
 
*Fazer uma pesquisa sobre as formas como os PLDs são programados.  Fusíveis, antifusíseis, memória PROM, EPROM, EEPROM, Flash, SRAM, etc. Formar equipes de até 2 alunos e apresentar um resumo em 2 a 3 páginas A4. PRAZO 20/02. Recomendo usar o modelo do [http://200.135.233.26:3000/project/54750cb57ae8187440d60acd Sharelatex do IFSC-CLOUD].
 +
 +
==Links auxiliares==
 +
===Fabricantes de DLPs===
 +
*[http://www.altera.com/ Altera]
 +
*[http://www.xilinx.com/technology/logic/index.htm Xilinx]
 +
*[http://www.atmel.com/products/fpga/default.asp Atmel]
 +
 +
<!--
 +
===Novas Tecnologias===
 +
*[http://www.lightreading.com/document.asp?doc_id=188510 SpaceTime da Tabula]
 +
*[http://www.mitrionics.com/?page=mitrion-virtual-processor Mitrion Virtual Processor]
  
 
==Uso do simulador Modelsim==
 
==Uso do simulador Modelsim==
Linha 51: Linha 62:
 
:*[[Media:modelsim_pe_user.pdf |ModelSim® User’s Manual]]  
 
:*[[Media:modelsim_pe_user.pdf |ModelSim® User’s Manual]]  
 
:*[[Media:m_qk_guide.pdf |ModelSim® Quick Guide]]
 
:*[[Media:m_qk_guide.pdf |ModelSim® Quick Guide]]
 +
  
 
==Links auxiliares==
 
==Links auxiliares==
Linha 63: Linha 75:
 
*[[Software e equipamentos recomendados para programação de FPGAs]]
 
*[[Software e equipamentos recomendados para programação de FPGAs]]
  
 
<!--
 
 
== Links de auxílio ==
 
== Links de auxílio ==
 
===Referencias On-line===
 
===Referencias On-line===
Linha 82: Linha 92:
 
*Motorola
 
*Motorola
 
*[http://www.analog.com/en/embedded-processing-dsp/processors/index.html Analog Devices]
 
*[http://www.analog.com/en/embedded-processing-dsp/processors/index.html Analog Devices]
 
===Dispositivos FPGA===
 
*[http://www.altera.com/ Altera]
 
*[http://www.xilinx.com/technology/logic/index.htm Xilinx]
 
*[http://www.atmel.com/products/fpga/default.asp Atmel]
 
  
  
===Novas Tecnologias===
 
*[http://www.lightreading.com/document.asp?doc_id=188510 SpaceTime da Tabula]
 
*[http://www.mitrionics.com/?page=mitrion-virtual-processor Mitrion Virtual Processor]
 
 
===Referencia para VHDL===
 
===Referencia para VHDL===
 
*[http://www.cs.umbc.edu/portal/help/VHDL/stdpkg.html Standard VHDL Packages]
 
*[http://www.cs.umbc.edu/portal/help/VHDL/stdpkg.html Standard VHDL Packages]
 
*[http://www.cs.umbc.edu/portal/help/VHDL/reserved.html Palavras reservadas]
 
*[http://www.cs.umbc.edu/portal/help/VHDL/reserved.html Palavras reservadas]
 
-->
 
  
 
==Padrões IEEE para o VDHL==
 
==Padrões IEEE para o VDHL==
Linha 111: Linha 111:
 
*[http://ieeexplore.ieee.org.ez130.periodicos.capes.gov.br/stamp/stamp.jsp?tp=&arnumber=1003477 IEEE Std 1076-2002: IEEE Standard VHDL Language Reference Manual]
 
*[http://ieeexplore.ieee.org.ez130.periodicos.capes.gov.br/stamp/stamp.jsp?tp=&arnumber=1003477 IEEE Std 1076-2002: IEEE Standard VHDL Language Reference Manual]
 
*[http://ieeexplore.ieee.org.ez130.periodicos.capes.gov.br/stamp/stamp.jsp?tp=&arnumber=556551  IEEE Std 1076.2-1996:  IEEE Standard VHDL Mathematical Packages]
 
*[http://ieeexplore.ieee.org.ez130.periodicos.capes.gov.br/stamp/stamp.jsp?tp=&arnumber=556551  IEEE Std 1076.2-1996:  IEEE Standard VHDL Mathematical Packages]
 +
-->
 
   
 
   
 
{{ENGTELECO}}
 
{{ENGTELECO}}

Edição das 17h06min de 6 de fevereiro de 2015

MURAL DE AVISOS E OPORTUNIDADES DA ÁREA DE TELECOMUNICAÇÕES


Informações Gerais

Aulas

Aula 1
  1. Dispositivos lógicos programáveis.
  2. Bases da linguagem VHDL.
  3. Tipos de dados, libraries, conversão de tipos, operadores, atributos.
  4. Código VHDL concorrente e sequencial.
  5. Projeto hierárquico.
  6. Simulação e Testbench
  7. Maquina de estado finita (FSM).
  8. Projeto Final de circuitos lógicos.
  9. Avaliações.
  • Introdução aos dispositivos lógicos programáveis:
  • Conceito, tipos de PLDs
  • SPLD: PAL, PLA e GAL
Ver pag. 413 a 418 de [1]
Referências Bibliográficas
  1. PEDRONI, Volnei A. Eletrônica digital moderna e VHDL; 1ª ed. Rio de Janeiro:Elsevier, 2010. 619p. . ISBN 9788535234657


Listas de Exercícios

Unidade 1
  • Fazer uma pesquisa sobre as formas como os PLDs são programados. Fusíveis, antifusíseis, memória PROM, EPROM, EEPROM, Flash, SRAM, etc. Formar equipes de até 2 alunos e apresentar um resumo em 2 a 3 páginas A4. PRAZO 20/02. Recomendo usar o modelo do Sharelatex do IFSC-CLOUD.

Links auxiliares

Fabricantes de DLPs



Curso de Engenharia de Telecomunicações