Experimento 1 para Circuitos Lógicos: mudanças entre as edições
Ir para navegação
Ir para pesquisar
Linha 36: | Linha 36: | ||
*Realize testes com outras entradas para o preenchimento da Tabela Verdade. | *Realize testes com outras entradas para o preenchimento da Tabela Verdade. | ||
*Salve os resultados obtidos para a confecção do relatório do experimento. | *Salve os resultados obtidos para a confecção do relatório do experimento. | ||
<center> | |||
{| border="1" cellpadding="5" cellspacing="0" style="text-align: center;" | |||
{|border= | ! colspan="4" style="background: #efefef;" | Entradas | ||
! A ! | ! colspan="3" style="background: #ffdead;" | Saídas | ||
|- | |||
!width="30"| A | |||
!width="30"| B | |||
!width="30"| C | |||
!width="30"| D | |||
!width="50"| AB | |||
!width="50"| ABC | |||
!width="50"| ABCD | |||
|- | |- | ||
| 0 || 0 || 0 || 0 || || | || | | 0 || 0 || 0 || 0 || || | || | ||
Linha 74: | Linha 83: | ||
|- | |- | ||
|} | |} | ||
</center> | |||
=compreender o funcionamento da porta AND= | =compreender o funcionamento da porta AND= | ||
*Verificar que as saídas AB, ABC, ABCD se comportam, respectivamente como portas AND de 2, 3 e 4 entradas. | *Verificar que as saídas AB, ABC, ABCD se comportam, respectivamente como portas AND de 2, 3 e 4 entradas. |
Edição das 14h03min de 3 de junho de 2014
- Objetivos
- Utilizar o diagrama esquemático do Quartus II para inserir um circuito com Portas AND;
- Gerar formas de onda para entrada de simulação usando o QSIM;
- Obter o sinal de saída simulado usando o QSIM - diagrama funcional;
- Compreender o funcionamento da porta AND;
- Entender a tabela verdade de circuitos lógicos;
- Obter as imagens e dados para a confecção de relatório técnico;
- Material necessário
- CI 74X08 AND(disponível na biblioteca da ALTERA)
- Computador com software Quartus II da Altera.
1 Diagrama Esquemático
Abra o Quartus II (versão 13.1) e insira o diagrama esquemático com portas AND, conforme a figura abaixo.
Após salvar o arquivo como portasAnd.bdf em uma pasta vazia com nome Exp1, e crie um projeto portasAnd.qpf utilizando a família family=Cyclone com o dispositivo device=EP1C3T100A8. Após isso compile o projeto.
2 Gerar formas de onda para entrada de simulação usando o QSIM - Quartus II
- Abra o simulador(New > University Program VWF).
- Defina o tempo de simulação (Edit > Set End Time ...) = 200 ns.
- Importe todos os nós de lista do projeto (Edit > Insert > Insert Node or Bus) > [Node Finder] > [List] > [>>] > [OK] > [OK].
- Desenhe a forma de onda dos sinais de entrada conforme mostrado na figura abaixo, e salve com o nome entrada.vwf.
3 Obter o diagrama funcional das saídas usando o QSIM - Quartus II
- Selecione o Quartus II como simulador (Simulation > Options > Quartus II Simulator > OK).
- Indique como a simulação será feita (Simulation > Run Functional Simulation).
- Após o término da simulação verifique se o resultado obtido corresponde a respostas do circuito implementado. Salve o sinal de saída como resultadoF.vwf.
4 Obtenção da tabela verdade de circuitos lógicos
- Realize testes com outras entradas para o preenchimento da Tabela Verdade.
- Salve os resultados obtidos para a confecção do relatório do experimento.
Entradas | Saídas | |||||
---|---|---|---|---|---|---|
A | B | C | D | AB | ABC | ABCD |
0 | 0 | 0 | 0 | |||
0 | 0 | 0 | 1 | |||
0 | 0 | 1 | 0 | |||
0 | 0 | 1 | 1 | |||
0 | 1 | 0 | 0 | |||
0 | 1 | 0 | 1 | |||
0 | 1 | 1 | 0 | |||
0 | 1 | 1 | 1 | |||
1 | 0 | 0 | 0 | |||
1 | 0 | 0 | 1 | |||
1 | 0 | 1 | 0 | |||
1 | 0 | 1 | 1 | |||
1 | 1 | 0 | 0 | |||
1 | 1 | 0 | 1 | |||
1 | 1 | 1 | 0 | |||
1 | 1 | 1 | 1 |
5 compreender o funcionamento da porta AND
- Verificar que as saídas AB, ABC, ABCD se comportam, respectivamente como portas AND de 2, 3 e 4 entradas.