Conversor Analógico Digital - Rampa Dupla: mudanças entre as edições

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Jaison (discussão | contribs)
Sem resumo de edição
Jaison (discussão | contribs)
Linha 6: Linha 6:
lógica de controlo  
lógica de controlo  
*Durante tempo fixo t1 integra-se VA (1ªrampa)  
*Durante tempo fixo t1 integra-se VA (1ªrampa)  
*Determina-se o tempo t2 que leva a repor o integrador a 0(2ªrampa)  
*Determina-se o tempo t2 que leva a repor o integrador a 0 (2ªrampa)  
*Comparador pára contador  
*Comparador pára contador  
*Conversor insensível à tolerância de R e de C e à frequência  
*Conversor insensível à tolerância de R e de C e à frequência  

Edição das 08h36min de 8 de setembro de 2006

1 Conversor A/D

2 Rampa Dupla

  • É um conversor lento com alta resolução (1ms 20 bit)
  • Composto por integrador de Miller, comparador de tensão, contador e

lógica de controlo

  • Durante tempo fixo t1 integra-se VA (1ªrampa)
  • Determina-se o tempo t2 que leva a repor o integrador a 0 (2ªrampa)
  • Comparador pára contador
  • Conversor insensível à tolerância de R e de C e à frequência

do relógio esuas variações

  • Na prática utilizam-se + 2 rampas, uma para inicializar o

condensador e outra para armazenar erros de desvio dos amp. ops.