EDI018702 2019 2 AULA04: mudanças entre as edições

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Douglas (discussão | contribs)
Douglas (discussão | contribs)
Linha 18: Linha 18:
|+'''Tabela Verdade'''
|+'''Tabela Verdade'''
|-
|-
! style="background:#F7D358; color:#151515; width: 20px;" | C
! style="background:#4682B4; color:white; width: 20px;" | C
! style="background:#F7D358; color:#151515; width: 20px;" | R
! style="background:#4682B4; color:white; width: 20px;" | R
! style="background:#F7D358; color:#151515; width: 20px;" | S
! style="background:#4682B4; color:white; width: 20px;" | S
! style="background:#F7D358; color:#151515; width: 20px;" | Q
! style="background:#4682B4; color:white; width: 20px;" | Q
|-
|-
| 0
| 0

Edição das 14h09min de 31 de julho de 2019

1 Laboratório 1

O primeiro experimento da turma de Digital 2 da Engenharia vai ser realizado na LabMIC (sala 104) pela tarde entre 13h30min e 15h20min com a Turma 1 e entre 15h40min às 17h30min com a Turma 2. O experimento está dividido em duas etapas, sendo que na primeira parte você vai testar o funcionamento de um Latch RS controlado feito a partir das portas lógicas AND (E) e NOR (NOU) comprovando a tabela verdade. Na segunda etapa você vai testar o funcionamento dos flip-flops tipo D na configuração mestre-escravo, comprovando a teoria envolvida.

1.1 Parte I - Latch RS

Objetivo

Testar o funcionamento de um circuito latch RS controlado, feito a partir das portas lógicas AND (E) e NOR (NOU) como mostra a Figura 1.

Figura 1 - Latch RS controlado.


Tabela Verdade
C R S Q
0 X X Qa
1 0 0 Qa
1 0 1 1
1 1 0 0
1 1 1 proibido

[*]Qa: saída do estado anterior.

1.2 Procedimento

  1. Formar até 10 equipes com 2 alunos;
  2. Desenhar as ligações utilizando o esquemático dos CIs;
  3. Montar o circuito na banca digital, os CIs devem ficar com o chanfro voltado para cima;
    1. Fazer a ligação de VCC e GND;
    2. Fazer a ligação entre as portas lógicas dos circuitos integrados;
    3. Fazer a ligação de R, S e C com chaves seletoras;
    4. Fazer a ligação das Saídas Q e Q\ aos LEDs;
  4. Testar a tabela verdade.

1.3 Parte II - Mestre-escravo

Objetivo
Testar o funcionamento de um Flip-flop D na configuração mestre–escravo a partir do CI 7474 e uma porta inversora. O circuito a ser montado pode ser visto na Figura 2.


Figura 2 - Flip-flop tipo D na configuração mestre–escravo.


FF tipo D
D Q Q\
0 0 1
1 1 0

1.4 Procedimento

  1. Mesmas equipes;
  2. Desenhar as ligações utilizando o esquemático dos CIs;
  3. Montar o circuito na banca digital, os CIs devem ficar com chanfro voltado para cima;
    1. Fazer a ligação de VCC e GND
    2. Fazer a ligação de PRE e CLR nas chaves seletoras.
    3. Fazer a ligação entre as FF passando pela inversora
    4. Fazer a ligação de D e Clock com chaves seletoras
    5. Fazer a ligação das Saídas Qm e Qs aos LEDs
  4. Construir a tabela verdade para Qm e Qs a partir da simulação dos pulsos de clock (ligar e desligar a chave).
  5. Ligar o clock a uma frequência de 1Hz (se estiver disponível) e ver o que acontece.

2 Material Utilizado

  1. CI 7402 (NOR) (Figura 3)
  2. CI 7408 (AND) (Figura 4)
  3. CI 7404 (INV) (Figura 5)
  4. CI 7474 (FF tipo D) (Figura 6)
  5. fios diversos
  6. bancada digital
  7. alicates

3 Esquemáticos dos CIs

Figura 3 - Esquemático do CI 7402 - Portas NOR.

Figura 4 - Esquemático do CI 7408 - Portas AND.

Figura 5 - Esquemático do CI 7404 - Portas Inversoras.

Figura 6 - Esquemático do CI 7474 - Dois FF tipo D.

4 Relatório

(à definir)