Mudanças entre as edições de "DIG222802 2016 2"
Ir para navegação
Ir para pesquisar
Linha 21: | Linha 21: | ||
'''Atenção!''' | '''Atenção!''' | ||
<br> | <br> | ||
− | + | Hoje aula normal com apresentação dos comentários sobre os relatórios do primeiro laboratório. | |
<br> | <br> | ||
Até lá. | Até lá. |
Edição das 12h37min de 11 de outubro de 2016
Unidade Curricular: ELETRÔNICA DIGITAL II
Dados de Identificação
- Habilitação | Bacharel em Engenharia Elétrica (Resolução Nº 15/2015 - 28 de abril de 2015)
- Carga Horária | 3612 horas
- Unidade Curricular | ELETRÔNICA DIGITAL II | Fase 2 | Código: DIG222802
- Período letivo atual | 2016/2
- Carga Horária | 80h | Teórica: 60h | Prática: 20h
- Pré-requisito | Eletrônica Digital II
Quadro de Avisos
Atenção!
Hoje aula normal com apresentação dos comentários sobre os relatórios do primeiro laboratório.
Até lá.
Prof. Douglas A.
Plano de Ensino
Plano de Ensino da Disciplina | PE_DIG222802_2016-2
Horário
Horário | Segunda | Terça | Quarta | Quinta | Sexta |
---|---|---|---|---|---|
13:30 - 14:25 | DIG22802 | ||||
14:25 - 15:20 | DIG22802 | ||||
- | I n t e r v a l o | I n t e r v a l o | I n t e r v a l o | I n t e r v a l o | I n t e r v a l o |
15:40 - 16:35 | DIG22802 | ||||
16:35 - 17:30 | DIG22802 | Atendimento | |||
17:30 - 18:30 | I n t e r v a l o | I n t e r v a l o | Atendimento | I n t e r v a l o | I n t e r v a l o |
18:30 - 19:25 | EDI18701 A-B | EDI18701 B | CEL18702 | ||
19:25 - 20:20 | EDI18701 A-B | EDI18701 B | CEL18702 | ||
- | I n t e r v a l o | I n t e r v a l o | I n t e r v a l o | I n t e r v a l o | I n t e r v a l o |
20:40 - 21:35 | CEL18702 | EDI18701 A | PIS18702 | ||
21:35 - 22:30 | CEL18702 | EDI18701 A | PIS18702 |
Aulas
- AULA 1 Dia 23/08/2016 - Aula Inaugural | Latches
- AULA 2 Dia 30/08/2016 - Flip-flops | Laboratório 1 (Latches)
- AULA 3 Dia 06/09/2016 - Contadores: Assíncronos
- AULA 4 Dia 09/09/2016 - Contadores: Síncronos
- AULA 5 Dia 13/09/2016 - Revisão | Laboratório de Simulação 1 - Proteus
- AULA 6 Dia 20/09/2016 - Avaliação Teórica 1 (AT1)
- AULA 7 Dia 27/09/2016 - Entrega da AT1 | Registradores
- AULA 8 Dia 04/10/2016 - Laboratório 2 (Relógio Digital)
- AULA 9 Dia 11/10/2016 - Discussão AP1 | Codificadores e Decodificadores
- AULA 10 Dia 18/10/2016 - Laboratório 3 (Registradores)
- AULA 11 Dia 25/10/2016 - Multiplexadores e Demultiplexadores
- AULA 12 Dia XX/11/2016 - Avaliação Teórica 2 (AT2)
- AULA 13 Dia XX/11/2016 - Correção da AT2 | Memórias
- AULA 14 Dia XX/11/2016 - VHDL
- AULA 15 Dia XX/11/2016 - Laboratório de Simulação 2 - Proteus
- AULA 16 Dia XX/11/2016 - Simulação do código VHDL (Modelsim)
- AULA 17 Dia XX/11/2016 - Avaliação Teórica 3 (AT3) - De MUX até VHDL
- AULA 18 Dia XX/11/2016 - Correção da AT3 | Resultados Finais (antes da REC) | Introdução ao FPGA
- AULA 19 Dia XX/11/2016 - Resultados Finais | Avaliação continuada | Fechamento do semestre
- Em cinza, aulas sem apresentação de novos conteúdos. Exemplo: Avaliações, exercícios, projeto.
Atendimento paralelo
- O atendimento extra-classe aos alunos será realizado nas quartas-feiras das 16h30min às 18h30min.
Material de apoio
[1] Apostila de Eletrônica Digital (slides)