DI2022802 2024 2: mudanças entre as edições

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Douglas (discussão | contribs)
Douglas (discussão | contribs)
 
(10 revisões intermediárias pelo mesmo usuário não estão sendo mostradas)
Linha 21: Linha 21:
Olá Alunos,
Olá Alunos,


Devido a inúmeros pedidos, nossa Avaliação Teórica 2 (AT2) foi adiada para próxima semana (16/12). Na aula de amanhã (09/12) será realizada uma revisão com base na avaliação do semestre anterior. Também será dado um ''feedback'' dos relatórios que foram corrigidos.  
As notas finais já estão disponíveis com o resultado da recuperação (REC), porém, antes do fechamento definitivo que será realizado depois do conselho final.
 
Mais uma vez PARABÉNS aos APROVADOS!!!
 
Qualquer problema entrar em contato o quanto antes.


Grande abraço!
Grande abraço!


Prof. Douglas A.
Prof. Douglas A.
https://wiki.sj.ifsc.edu.br/index.php/DI2022802_2024_2_AULA16
</blockquote>
</blockquote>


Linha 134: Linha 140:
:<span style="color:white; background:#696969;">'''AULA 13'''</span>[[DI2022802_2024_2_AULA11 | Dia 09/12/2024 – Lista de Exercícios para AT2]]  
:<span style="color:white; background:#696969;">'''AULA 13'''</span>[[DI2022802_2024_2_AULA11 | Dia 09/12/2024 – Lista de Exercícios para AT2]]  
:<span style="color:white; background:#FF0000;">'''AULA 14'''</span><span style="color:#FF0000;"> Dia 16/12/2024 – Avaliação Teórica 2 (AT2)  </span>
:<span style="color:white; background:#FF0000;">'''AULA 14'''</span><span style="color:#FF0000;"> Dia 16/12/2024 – Avaliação Teórica 2 (AT2)  </span>
:<span style="color:white; background:#2E8B57;">'''AULA 15'''</span>[[DI2022802_2024_2_AULA12 | Dia 03/12/2024 – Introdução e Simulação do código VHDL (Modelsim)]]
:<span style="color:white; background:#2E8B57;">'''AULA 15'''</span>[[DI2022802_2024_2_AULA12 | Dia 03/12/2024 – Introdução ao VHDL]]
:<span style="color:white; background:#696969;">'''AULA 16'''</span>[[DI2022802_2024_2_AULA14 | Dia 08/02/2025 – FPGA - Dispositivo Lógico Programável]] <span style="color:#696969;"> (sábado letivo)</span>
:<span style="color:white; background:#696969;">'''AULA 16'''</span>[[DI2022802_2024_2_AULA13 | Dia 08/02/2025 – Simulação do código VHDL (Modelsim)]] <span style="color:#696969;"> (sábado letivo)</span>
:<span style="color:white; background:#2E8B57;">'''AULA 17'''</span>[[DI2022802_2024_2_AULA13 | Dia 10/02/2025 – Design de sistemas programáveis (Quartus II)]]
:<span style="color:white; background:#2E8B57;">'''AULA 17'''</span>[[DI2022802_2024_2_AULA14 | Dia 10/02/2025 – Design de sistemas programáveis (Quartus II)]]
:<span style="color:white; background:#696969;">'''AULA 18'''</span>[[DI2022802_2024_2_AULA15 | Dia 15/02/2025 – Lista de Exercícios para AT3]] <span style="color:#696969;"> (sábado letivo)</span>
:<span style="color:white; background:#696969;">'''AULA 18'''</span>[[DI2022802_2024_2_AULA15 | Dia 15/02/2025 – Lista de Exercícios para AT3]] <span style="color:#696969;"> (sábado letivo)</span>
:<span style="color:white; background:#FF0000;">'''AULA 19'''</span><span style="color:#FF0000;"> Dia 17/02/2025 – Avaliação Teórica 3 (AT3)</span>
:<span style="color:white; background:#FF0000;">'''AULA 19'''</span><span style="color:#FF0000;"> Dia 17/02/2025 – Avaliação Teórica 3 (AT3)</span>
:<span style="color:white; background:#FF0000;">'''AULA 20'''</span>[[DI2022802_2024_2_AULA16 | Dia 24/02/2025 –  REC | Resultado Final | Fechamento]]  
:<span style="color:white; background:#FF0000;">'''AULA 20'''</span>[[DI2022802_2024_2_AULA16 | Dia 24/02/2025 –  Resultado Final | REC]]  





Edição atual tal como às 19h05min de 24 de fevereiro de 2025

1 Unidade Curricular: ELETRÔNICA DIGITAL II

1.1 Dados de Identificação

Habilitação | Bacharel em Engenharia Elétrica (Resolução Nº 15/2015 – 28 de abril de 2015)
Carga Horária | 3612 horas
Unidade Curricular | ELETRÔNICA DIGITAL II | Fase: 2 | Código: DI20222802
Período letivo | 2024/2
Carga Horária | 80h | Teórica: 60h | Prática: 20h
Pré-requisito | Eletrônica Digital I

1.2 Quadro de Avisos

Olá Alunos,

As notas finais já estão disponíveis com o resultado da recuperação (REC), porém, antes do fechamento definitivo que será realizado depois do conselho final.

Mais uma vez PARABÉNS aos APROVADOS!!!

Qualquer problema entrar em contato o quanto antes.

Grande abraço!

Prof. Douglas A.

https://wiki.sj.ifsc.edu.br/index.php/DI2022802_2024_2_AULA16

1.3 Horário

Horário Segunda Terça Quarta Quinta Sexta
13:30 – 14:25 DI2022802 MI1022806 PRG122804
14:25 – 15:20 DI2022802 MI1022806 PRG122804
_I_nterval_o_ _I_n_t_er_v_alo_ _I_n_t_er_v_alo_ _I_n_t_er_v_alo_ _I_n_t_er_v_alo_ _I_n_t_er_v_alo_
15:40 – 16:35 DI2022802 MI1022806 PRG122804
16:35 – 17:30 DI2022802 Atendimento
17:30 – 18:30 Reunião Área Atendimento
18:30 – 19:25 EDI018702 Reunião Área
19:25 – 20:20 EDI018702 PIN018702
Intervalo - - - - -
20:40 – 21:35 MCO018703
21:35 – 22:30 MCO018703


2 Aulas

AULA 1 Dia 16/09/2024 – Sistemas Digitais Sequenciais | Latches | Flip-flops
AULA 2 Dia 23/09/2024 – Contadores Assíncronos
AULA 3 Dia 30/09/2024 – Contadores Síncronos
AULA 4 Dia 05/10/2024 – Lista de Exercícios para AT1 (sábado letivo)
AULA 5 Dia 07/10/2024 – Laboratório 1 (Latches)
AULA 6 Dia 14/10/2024 – Avaliação Teórica 1 (AT1)
AULA 7 Dia 21/10/2024 – Registradores
AULA 8 Dia 04/11/2024 – Codificadores e Decodificadores | Memórias
AULA 9 Dia 11/11/2024 – Laboratório 2 (Registradores)
AULA 10 Dia 18/10/2024 – Recuperação da Avaliação Teórica 1 (REC1)
AULA 11 Dia 25/11/2024 – Multiplexadores e Demultiplexadores
AULA 12 Dia 02/12/2024 – Laboratório 3 (Codificadores e Decodificadores)
AULA 13 Dia 09/12/2024 – Lista de Exercícios para AT2
AULA 14 Dia 16/12/2024 – Avaliação Teórica 2 (AT2)
AULA 15 Dia 03/12/2024 – Introdução ao VHDL
AULA 16 Dia 08/02/2025 – Simulação do código VHDL (Modelsim) (sábado letivo)
AULA 17 Dia 10/02/2025 – Design de sistemas programáveis (Quartus II)
AULA 18 Dia 15/02/2025 – Lista de Exercícios para AT3 (sábado letivo)
AULA 19 Dia 17/02/2025 – Avaliação Teórica 3 (AT3)
AULA 20 Dia 24/02/2025 – Resultado Final | REC


Legenda
Na cor Verde: aulas com apresentação de novos conteúdos; Cinza: aulas de continuação de conteúdos e de listas de exercícios; Amarelo aulas canceladas; e, Vermelho: avaliações regulares e de recuperação.

3 Atendimento paralelo

O atendimento extraclasse aos alunos será realizado nas quintas-feiras das 16h30min às 18h30min.

4 Material de apoio

[1] Apostila de Eletrônica Digital

[2] Eletrônica Digital (slides)

[3] Evolução da Tecnologia Celular

[4] Digital Works - Software de Simulação (free)