Mudanças entre as edições de "Especificando o valor de Power-Up do flip-flop D"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
(Criou página com 'Ao usar registradores (flip_flops), você pode definir o valor que cada flip_flop assume ao ser ligado, definindo o valor inicial com: signal <nome_saida_FF> : std_logic '''...')
 
Linha 7: Linha 7:
 
Se nada for declarado (por default) o flip_flop irá assumir o valor 0.  Se você definir um valor 1, será acrescentado um inversor na entrada de dados e na saída do flip-flop.  Note nas figuras abaixo a diferença entre os circuitos.
 
Se nada for declarado (por default) o flip_flop irá assumir o valor 0.  Se você definir um valor 1, será acrescentado um inversor na entrada de dados e na saída do flip-flop.  Note nas figuras abaixo a diferença entre os circuitos.
  
{{fig|1 |Technology Map de Flip-flop D de borda de subida, com power-up = 0 (default) | FF_D_PU0.png | 400 px | }}
+
{{fig|1|Technology Map de Flip-flop D de borda de subida com power-up BAIXO (default) | FF_D_PU0.png | 400 px | }}
  
{{fig|2 |Technology Map de Flip-flop D de borda de subida, com power-up = 1 | FF_D_PU1.png | 400 px | }}
+
{{fig|2 |Technology Map de Flip-flop D de borda de subida, com power-up ALTO | FF_D_PU1.png | 400 px | }}
  
  
{{fig|3 |Technology Map de Flip-flop D de borda de subida, com power-up = 1, mas com reset assincrono | FF_D_PU1_RST.png | 400 px | }}
+
{{fig|3 |Technology Map de Flip-flop D de borda de subida, com power-up ALTO, mas com reset assincrono | FF_D_PU1_RST.png | 400 px | }}
  
 
*Ver [https://www.intel.com/content/www/us/en/docs/programmable/683082/23-1/specifying-a-power-up-value.html 1.5.1.1. Specifying a Power-Up Value] - INTEL
 
*Ver [https://www.intel.com/content/www/us/en/docs/programmable/683082/23-1/specifying-a-power-up-value.html 1.5.1.1. Specifying a Power-Up Value] - INTEL

Edição das 11h46min de 18 de outubro de 2023

Ao usar registradores (flip_flops), você pode definir o valor que cada flip_flop assume ao ser ligado, definindo o valor inicial com:

 signal <nome_saida_FF> : std_logic := '1';

ou mesmo na porta da entidade

port (
...
<nome_saida_FF> : out std_logic := '1');

Se nada for declarado (por default) o flip_flop irá assumir o valor 0. Se você definir um valor 1, será acrescentado um inversor na entrada de dados e na saída do flip-flop. Note nas figuras abaixo a diferença entre os circuitos.


Figura 1 - Technology Map de Flip-flop D de borda de subida com power-up BAIXO (default)
FF D PU0.png
Fonte: Elaborado pelo autor.

Figura 2 - Technology Map de Flip-flop D de borda de subida, com power-up ALTO
FF D PU1.png
Fonte: Elaborado pelo autor.



Figura 3 - Technology Map de Flip-flop D de borda de subida, com power-up ALTO, mas com reset assincrono
FF D PU1 RST.png
Fonte: Elaborado pelo autor.