EDI18701 2016 2 AULA08: mudanças entre as edições
(15 revisões intermediárias pelo mesmo usuário não estão sendo mostradas) | |||
Linha 1: | Linha 1: | ||
=Laboratório 2= | =Laboratório 2= | ||
Um circuito somador de dois bits (''half-adder'') é um circuito combinatório que tem duas entradas, '''A''' e '''B''', e produz duas saídas: o bit soma '''S''' e o bit de transporte '''C<sub>out</sub>'''. Para se obter um somador de números em binário completo (''full-adder'') é necessário considerar um somador de dois bits '''A''' e '''B''' e um transporte '''C<sub>in</sub>''' que produza um bit soma '''S''' e um transporte '''C<sub>out</sub>'''. A Figura 1 mostra um esquema para o circuito somador de 3 bits. | |||
==Objetivo== | |||
#Realizar um experimento baseado em circuitos integrados discretos (TTL). | |||
#Comprovar a tabela verdade para o circuito somador completo utilizando: | |||
##Portas AND (Figura 2) | |||
##Portas OR (Figura 3) | |||
##Portas XOR (Figura 4) | |||
#Desenhar o diagrama de conexões a partir do esquemático dos CIs | |||
#Montar os circuitos | |||
##Fazer as ligação de VCC e GND de todos os CIs | |||
##Conectar as entradas A, B e C<sub>in</sub> nas chaves seletoras da bancada digital | |||
##Conectar as saídas S e C<sub>out</sub> nos LEDs | |||
#Testar todas as possibilidades da tabela verdade e comprovar o seu funcionamento | |||
==Circuito Somador Completo== | |||
[[Imagem:fig21_ELI18701.png|center|600px]] | |||
<center> | |||
Figura 1 - Circuito Somador de 3 bits. | |||
</center> | |||
;Antes de iniciar o laboratório: | |||
[1] Determinar a equação da saída '''S''' do circuito do somador completo. | |||
[2] Completar a sua tabela verdade. | |||
==Relatório== | |||
O relatório deverá ser entregue até a próxima aula 31/10/2016 (segunda-feira). | |||
;Critérios para a avaliação do relatório simplificado: | |||
*Participação na aula prática: 1 | |||
*Montagem correta (organizada) e dentro do prazo: 1 | |||
*Esquema elétrico '''desenhado''': 2 | |||
*Escrita legível e coerente: 2 | |||
*Conclusões, resultados e discussões: 4 | |||
Total: 10 | |||
==Esquemático dos CIs== | |||
[[Imagem: | [[Imagem:CI_7408.png|250px|center]] | ||
<center> | |||
Figura 2 - Circuito Integrado 7408 com 4 portas AND de duas entradas. | |||
</center> | |||
[[Imagem:CI_7432.jpg|250px|center]] | |||
<center> | |||
Figura 3 - Circuito Integrado 7432 com 4 portas OR de duas entradas. | |||
</center> | |||
[[Imagem:CI_7486.png|250px]] | [[Imagem:CI_7486.png|250px|center]] | ||
<center> | |||
Figura 4 - Circuito Integrado 7486 com 4 portas XOR de duas entradas. | |||
</center> | |||
[[Imagem:CI_7402.png|250px|center]] | |||
<center> | |||
Figura 5 - Circuito Integrado 7402 com 4 portas NOR de duas entradas. | |||
</center> | |||
=Referências= | |||
[1] https://www.dcc.fc.up.pt/~nam/aulas/0001/ic/boole/node8.html | |||
Edição atual tal como às 16h50min de 25 de outubro de 2016
1 Laboratório 2
Um circuito somador de dois bits (half-adder) é um circuito combinatório que tem duas entradas, A e B, e produz duas saídas: o bit soma S e o bit de transporte Cout. Para se obter um somador de números em binário completo (full-adder) é necessário considerar um somador de dois bits A e B e um transporte Cin que produza um bit soma S e um transporte Cout. A Figura 1 mostra um esquema para o circuito somador de 3 bits.
1.1 Objetivo
- Realizar um experimento baseado em circuitos integrados discretos (TTL).
- Comprovar a tabela verdade para o circuito somador completo utilizando:
- Portas AND (Figura 2)
- Portas OR (Figura 3)
- Portas XOR (Figura 4)
- Desenhar o diagrama de conexões a partir do esquemático dos CIs
- Montar os circuitos
- Fazer as ligação de VCC e GND de todos os CIs
- Conectar as entradas A, B e Cin nas chaves seletoras da bancada digital
- Conectar as saídas S e Cout nos LEDs
- Testar todas as possibilidades da tabela verdade e comprovar o seu funcionamento
1.2 Circuito Somador Completo

Figura 1 - Circuito Somador de 3 bits.
- Antes de iniciar o laboratório
[1] Determinar a equação da saída S do circuito do somador completo.
[2] Completar a sua tabela verdade.
1.3 Relatório
O relatório deverá ser entregue até a próxima aula 31/10/2016 (segunda-feira).
- Critérios para a avaliação do relatório simplificado
- Participação na aula prática: 1
- Montagem correta (organizada) e dentro do prazo: 1
- Esquema elétrico desenhado: 2
- Escrita legível e coerente: 2
- Conclusões, resultados e discussões: 4
Total: 10
1.4 Esquemático dos CIs

Figura 2 - Circuito Integrado 7408 com 4 portas AND de duas entradas.

Figura 3 - Circuito Integrado 7432 com 4 portas OR de duas entradas.

Figura 4 - Circuito Integrado 7486 com 4 portas XOR de duas entradas.

Figura 5 - Circuito Integrado 7402 com 4 portas NOR de duas entradas.
2 Referências
[1] https://www.dcc.fc.up.pt/~nam/aulas/0001/ic/boole/node8.html
<< | <> | >> |
---|