Mudanças entre as edições de "DIG222802 AULA02"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 124: Linha 124:
 
==Circuitos==
 
==Circuitos==
  
[[Imagem:CI_7408.png|center|250px]]
+
 
 +
[[Imagem:CI_7402.png|center|250px]]
 
<center>
 
<center>
Figura 2 - Esquemático do CI 7408 - Portas AND.
+
Figura 3 - Esquemático do CI 7402 - Portas NOR.
 
</center>
 
</center>
  
[[Imagem:CI_7402.png|center|250px]]
+
 
 +
[[Imagem:CI_7404.png|center|250px]]
 
<center>
 
<center>
Figura 3 - Esquemático do CI 7402 - Portas NOR.
+
Figura 4 - Esquemático do CI 7404 - Portas Inversoras.
 
</center>
 
</center>
  
[[Imagem:CI_7474.png|center|250px]]
+
 
 +
[[Imagem:CI_7408.png|center|250px]]
 
<center>
 
<center>
Figura 4 - Esquemático do CI 7474 - Dois FF tipo D.
+
Figura 5 - Esquemático do CI 7408 - Portas AND.
 
</center>
 
</center>
  
[[Imagem:CI_7404.png|center|250px]]
+
 
 +
[[Imagem:CI_7474.png|center|250px]]
 
<center>
 
<center>
Figura 5 - Esquemático do CI 7404 - Portas Inversoras.
+
Figura 6 - Esquemático do CI 7474 - Dois FF tipo D.
 
</center>
 
</center>
  

Edição das 11h27min de 5 de abril de 2016

Apresentação

Circuitos Sequencias

Síncrono

Exercício de Fixação

Assíncrono

Latches

RS

Latch D

Laboratório 1

O primeiro experimento da turma de Digital 2 da Engenharia vai ser realizado na LabELETRO entre 16h às 17h45min. Está dividido em duas etapas: A primeira trata-se de testar o funcionamento de um latch RS controlado feito a partir das portas lógicas AND (E) e NOR (NOU) comprovando a tabela verdade. A segunda etapa é a de testar o funcionamento dos flip-flops D na configuração mestre-escravo também comprovando a tabela verdade.


Parte I

Objetivo

Testar o funcionamento de um circuito latch RS controlado, feito a partir das portas lógicas AND (E) e NOR (NOU) como mostra a Figura 1.

Fig4 DIG222802.png

Figura 1 - Latch RS controlado.

Tabela Verdade

C R S Q
0 X X Qa
1 0 0 Qa
1 0 1 1
1 1 0 0
1 1 1 proibido
  • Qa: saída do estado anterior.

Procedimento

  1. Formar as 8 equipes com 2 ou 3 integrantes;
  2. Desenhar as ligações já utilizando o esquemático dos CIs;
  3. Montar o circuito na banca digital, os CIs devem ficar com chanfro voltado para cima;
    1. Fazer a ligação de VCC e GND
    2. Fazer a ligação entre as portas lógicas dos circuitos integrados
    3. Fazer a ligação de R, S e C com chaves seletoras
    4. Fazer a ligação das Saídas Q e Q\ aos LEDs
  4. Testar a tabela verdade.


Parte II

Objetivo
Testar o funcionamento de um Flip-flop D na configuração mestre–escravo a partir do CI 7474 e uma porta inversora. O circuito a ser montado pode ser visto na Figura 5.


Fig6 DIG222802.png

Figura 2 - Flip-flop tipo D na configuração mestre–escravo.

Material Utilizado

  1. CI 7402 (NOR)
  2. CI 7404 (INV)
  3. CI 7408 (AND)
  4. CI 7474 (FF tipo D)
  5. fios diversos
  6. bancada digital

Circuitos

CI 7402.png

Figura 3 - Esquemático do CI 7402 - Portas NOR.


CI 7404.png

Figura 4 - Esquemático do CI 7404 - Portas Inversoras.


CI 7408.png

Figura 5 - Esquemático do CI 7408 - Portas AND.


CI 7474.png

Figura 6 - Esquemático do CI 7474 - Dois FF tipo D.

Equipes

Os alunos serão divididos em 8 equipes com 2 ou 3 integrantes. Foi disponibilizado diagrama no quadro com a montagem dos circuitos.

Referências

[1] http://www.inf.ufsc.br/~guntzel/isd/isd4.pdf

[2] TOCCI, Ronald J.; WIDMER N. S.; GREGOGRY L. M. Sistemas digitais: princípios e aplicações. São Paulo: Prentice Hall, 2003.

[3] http://www.cburch.com/logisim/docs/2.7/pt/html/libs/mem/flipflops.html



<< <> >>