Mudanças entre as edições de "Usuário:Lucas.lv"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 205: Linha 205:
 
**Leitura do help sobre suporte HDL coder
 
**Leitura do help sobre suporte HDL coder
 
{{Collapse bottom}}
 
{{Collapse bottom}}
==Tabelas HDL Coder==
+
==Simulink==
  
{{Collapse top |Simulink}}
+
*Blocos com algum suporte ao HDL coder:
 
 
*Blocos com suporte algum suporte ao HDL coder:
 
  
 
{| class="wikitable sortable"  border="1" cellpadding="3" cellspacing="0" style="text-align:left; font-size:100%" bgcolor="#efefef"
 
{| class="wikitable sortable"  border="1" cellpadding="3" cellspacing="0" style="text-align:left; font-size:100%" bgcolor="#efefef"
Linha 300: Linha 298:
 
| align="center" | Sim
 
| align="center" | Sim
 
| align="center" | 6
 
| align="center" | 6
| align="center" | Não6
+
| align="center" | 6
 
|-
 
|-
 
| User-Defined Functions
 
| User-Defined Functions
Linha 309: Linha 307:
 
|-
 
|-
 
|}
 
|}
 +
 +
{{Collapse top |Discontinuities}}
 +
{| class="wikitable sortable"  border="1" cellpadding="3" cellspacing="0" style="text-align:left; font-size:100%" bgcolor="#efefef"
 +
! scope="col" width=40% align="left"|    Sub-bloco
 +
! scope="col" width=10% align="center" | Suporte HDL Coder no MATLAB 2014
 +
! scope="col" width=10% align="center" | Suporte HDL Coder no MATLAB 2015
 +
|-
 +
| Backlash
 +
| align="center" | Não
 +
| align="center" | Sim
 +
|-
 +
| Coulomb & Viscous Friction
 +
| align="center" | Não
 +
| align="center" | Sim
 +
|-
 +
| Dead Zone
 +
| align="center" | Não
 +
| align="center" | Sim
 +
|-
 +
| Dead Zone Dynamic
 +
| align="center" | Não
 +
| align="center" | Sim
 +
|-
 +
| Hit Crossing
 +
| align="center" | Não
 +
| align="center" | Sim
 +
|-
 +
| Quantizer
 +
| align="center" | Não
 +
| align="center" | Não
 +
|-
 +
| Rate Limiter
 +
| align="center" | Não
 +
| align="center" | Não
 +
|-
 +
| Rate Limiter Dynamic
 +
| align="center" | Não
 +
| align="center" | Não
 +
|-
 +
| Relay
 +
| align="center" | Sim
 +
| align="center" | Sim
 +
|-
 +
| Saturation
 +
| align="center" | Sim
 +
| align="center" | Sim
 +
|-
 +
| Saturation Dynamic
 +
| align="center" | Sim
 +
| align="center" | Sim
 +
|-
 +
| Wrap  To Zero
 +
| align="center" | Não
 +
| align="center" | Sim
 +
|-
 +
|}
 +
{{Collapse bottom}}
 +
 +
{{Collapse top |Discrete}}
 +
{{Collapse bottom}}
 +
 +
{{Collapse top |Logic and Bit Operations}}
 +
{{Collapse bottom}}
 +
 +
{{Collapse top |Lookup Tables}}
 +
{{Collapse bottom}}
 +
 +
{{Collapse top |Math Operations}}
 +
{{Collapse bottom}}
 +
 +
{{Collapse top |Model Verification}}
 +
{{Collapse bottom}}
 +
 +
{{Collapse top |Model-Wide Utilities}}
 +
{{Collapse bottom}}
 +
 +
{{Collapse top |Ports & Subsystems}}
 +
{{Collapse bottom}}
 +
 +
{{Collapse top |Signal Attributes}}
 +
{{Collapse bottom}}
 +
 +
{{Collapse top |Signal Routing}}
 +
{{Collapse bottom}}
 +
 +
{{Collapse top |Sinks}}
 +
{{Collapse bottom}}
 +
 +
{{Collapse top |Sources}}
 +
{{Collapse bottom}}
 +
 +
{{Collapse top |User-Defined Functions}}
 +
{{Collapse bottom}}

Edição das 04h17min de 21 de setembro de 2015

Horários

<googlecalendar>?title=Hor%C3%A1rios%20-%20Lucas%20Lucindo%20Vieira&showNav=0&showPrint=0&showTabs=0&showCalendars=0&showTz=0&&height=600&wkst=2&bgcolor=%23FFFFFF&src=l4i7eehpi9ota1bgm936hpddrk%40group.calendar.google.com&mode=WEEK&color=%23182C57&ctz=America%2FSao_Paulo" style=" border-width:2 " width="800" height="450" frameborder="0" scrolling="no"></googlecalendar>

Projetos

Implementação de Sistemas de Telecomunicações Digitais Utilizando Simulink e HDL Coder

Página do projeto:- Implementação de Sistemas de Telecomunicações Digitais Utilizando Simulink e HDL Coder.

Professor orientador - Marcos Moecke

Reunião Semanal de Orientação - Quinta-feira das 10h30 as 11h45.

Orientações

  • Formatar a pagina do projeto baseado em [1]
  • Estudar os PLDs e VHDL (Cap 18 e 19 do Pedroni).
  • Ler o Projeto enviado pelo Email
  • Ler o artigo "FPGA Implementation of a Hybrid Sensorless Control of SMPMSM in the Whole Speed Range" focado na parte do HDL Coder.
  • Para os estudos de VHDL utilizar o software Quartus II, usando o Acesso ao IFSC-CLOUD
  • Seguir o Tutorial da Altera sobre o Quartus II - Programação VHDL
  • Seguir o Tutorial da Altera sobre o Quartus II - Simulação com QSIM
  • Pegar CD para formatar a máquina
  • Aprender a programar o KIT FPGA [2], e configurar o computador [3].
  • Estudar o Modelsim para utilizar posteriormente na simulação do código VHDl gerado pelo Matlab [4] e [5]
  • Estudar o HDL Coder para matlab [6] - Aula 34 e 35 (9 e 10 jun)
  • Estudar o HDL Coder para Simulink [7], [8].
  • Criar login na Mathworks.

Emprestimos

  • PEDRONI, Volnei A. Circuit Design with VHDL; ed. [S.l]:MIT, 2004. p. ISBN 9780262162241
  • Kit Educadional DE0-Nano
  • CD instalação do UBUNTU 14.04 64 bits.

Lembretes pessoais

  • Criar uma tabela comparativa entre os blocos

Relatórios semanais de atividades

Relatórios de agosto
Relatório semanal de atividades - 03/08/15 - 07/08/15
  • Dia 05/08:
    • Continuação do Cap 19 (Pedroni)
    • Implementação de circuitos lógicos básicos para fixação de entidade e arquitetura
  • Dia 07/08:
    • Continuação do Cap 19 (Pedroni)
Relatório semanal de atividades - 10/08/15 - 14/08/15
  • Dia 10/08:
    • ---- Reposição no dia 11 ----
  • Dia 11/08:
    • Inicio das leituras dos tutorias do Quartus (Via IFSC-CLOUD)
    • Continuação do Cap 19 (Pedroni)
    • Aplicação dos exemplos do capítulo 19
    • Aplicação de outros circuitos lógicos simples
  • Dia 12/08:
    • Continuação dos tutoriais do Quartus (Via IFSC-CLOUD)
  • Dia 13/08:
    • Continuação dos tutoriais do Quartus (Via IFSC-CLOUD)
  • Dia 14/08:
    • Finalização dos tutoriais do Quartus (Via IFSC-CLOUD)
    • Formatação da máquina
    • Início da programação na FPGA
    • Criação do login na Mathworks
Relatório semanal de atividades - 17/08/15 - 21/08/15
Relatório semanal de atividades - 24/08/15 - 28/08/15
Relatório semanal de atividades - 31/08/15 - 4/09/15
  • Dia 31/08:
    • Estudo HDL coder
      • Gerar código VHDL usando o simulink.
        • Foi gerado um código simples, simulando uma função transferência de um somador utilizando AmpOp
  • Dia 01/08:
    • Continuação HDL coder
      • Estudo do workflow advisor
      • Conversão para ponto fixo
  • Dia 02/08:
    • HDL coder
  • Dia 03/08:
    • Continuação HDL coder
    • início HDL verifier
    • Pesquisa de blocos exemplo
  • Dia 04/08:
    • Continuação HDL coder
    • continuação HDL verifier
Relatório semanal de atividades - 07/09/15 -11/09/15
  • Dia 07/09:
    • Feriado
  • Dia 08/08:
    • Continuação HDL coder
    • continuação HDL verifier
  • Dia 09/08:
    • Continuação HDL coder
    • continuação HDL verifier
  • Dia 10/08:
    • Continuação HDL coder
    • continuação HDL verifier
      • Gerar TB e simular do vsim
  • Dia 11/08:
    • Continuação
Relatório semanal de atividades - 14/09/15 -18/09/15
  • Dia 14/08:
    • Continuação dos tutoriais e uso do Vsim para simulador os códigos gerados
  • Dia 15/08:
    • Pesquisa sobre Communications System Toolbox
    • Procura de novas literaturas
  • Dia 16/08:
    • Tutoriais Communications System Toolbox
  • Dia 17/08:
  • Estudo sobre Communications System Toolbox
  • http://www.mathworks.com/help/comm/ref/bernoullibinarygenerator.html
Relatório semanal de atividades - 21/09/15 -25/09/15
  • Dia 21/08:
    • Leitura do help sobre suporte HDL coder

Simulink

  • Blocos com algum suporte ao HDL coder:
Bloco Suporte HDL Coder no MATLAB 2014 Suporte HDL Coder no MATLAB 2015 Blocos suportados MATLAB 2014 Blocos suportados MATLAB 2015
Continuous Não Não - -
Dashboard Não Não - -
Discontinuities Sim Sim 3 9
Discrete Sim Sim 12 12
Logic and Bit Operations Sim Sim 9 9
Lookup Tables Sim Sim 7 7
Math Operations Sim Sim 30 29
Model Verification Sim Sim 11 11
Model-Wide Utilities Sim Sim 2 2
Ports & Subsystems Sim Sim 9 10
Signal Attributes Sim Sim 6 6
Signal Routing Sim Sim 11 12
Sinks Sim Sim 9 9
Sources Sim Sim 6 6
User-Defined Functions Sim Sim 2 2
Discontinuities
Sub-bloco Suporte HDL Coder no MATLAB 2014 Suporte HDL Coder no MATLAB 2015
Backlash Não Sim
Coulomb & Viscous Friction Não Sim
Dead Zone Não Sim
Dead Zone Dynamic Não Sim
Hit Crossing Não Sim
Quantizer Não Não
Rate Limiter Não Não
Rate Limiter Dynamic Não Não
Relay Sim Sim
Saturation Sim Sim
Saturation Dynamic Sim Sim
Wrap To Zero Não Sim
Discrete
Logic and Bit Operations
Lookup Tables
Math Operations
Model Verification
Model-Wide Utilities
Ports & Subsystems
Signal Attributes
Signal Routing
Sinks
Sources
User-Defined Functions