Uso de Logic Lock para definir a área a ser ocupada pelo circuito
Revisão de 23h51min de 28 de fevereiro de 2019 por Roberto.matos (discussão | contribs)
A metodologia de LogicLock auxilia no projeto e otimização de dispositivos lógicos programáveis, possibilitando o controle do usuário sobre o reuso de projetos e módulos, e a realização de projeto hierárquico e incremental. O documento LogicLock Methodology, entre outras características descreve as propriedades das regiões de LogicLock (Location = Floating | Locked; Size = Auto | Fixed), e características gerais do projeto modular, hierárquico, incremental, em equipes, e o reuso de projetos. O procedimento a ser seguido para o uso dos LogicLock é descrito em Creating and Manipulating LogicLock Regions
Referências externas
- LogicLock Design Methodology
- Using the LogicLock Methodology in the Quartus II Design Software - Application Note 161
- Optimizing FPGA Performance Using the Quartus II Software - Application Note 297
- Tips for Incremental Compilation And LogicLock
- Quartus II Incremental Compilation for Hierarchical and Team-Based Design