Mudanças entre as edições de "Preparando para gravar o circuito lógico no FPGA"
Ir para navegação
Ir para pesquisar
(Criou página com 'Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE0-Nano. *Mude a família e dispositivo a ser usado (...') |
|||
Linha 5: | Linha 5: | ||
[[Arquivo:RegDeslocamento2DE0-NanoPin.png]] | [[Arquivo:RegDeslocamento2DE0-NanoPin.png]] | ||
</center> | </center> | ||
− | *Defina como alta impedância o estado dos pinos não utilizados no projeto. | + | *Defina como alta impedância o estado dos pinos não utilizados no projeto. '''[Assignments > Devices > Device and Pin Options... > Category:Unused Pins > Reserve all unused pins: [As input tri-stated] > OK]'''. |
*Compile o projeto. Note que agora a numeração dos pinos aparece no diagrama esquemático. | *Compile o projeto. Note que agora a numeração dos pinos aparece no diagrama esquemático. |
Edição das 13h55min de 10 de março de 2015
Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE0-Nano.
- Mude a família e dispositivo a ser usado (Assignments > Devices), [Family = Cyclone IV E] e selecione EP4CE22F17C6
- Atribua os pinos conforme a pinagem do kit DE0-Nano, utilizando como entradas a chave KEY[0] como CLK, DIPswitch[0] como D, DIPswitch[1] como RESET e DIPswitch[2] como SET. Como saída utilizaremos os leds verdes e Q1 a Q4 como LED[0] a LED[3].
- Defina como alta impedância o estado dos pinos não utilizados no projeto. [Assignments > Devices > Device and Pin Options... > Category:Unused Pins > Reserve all unused pins: [As input tri-stated] > OK].
- Compile o projeto. Note que agora a numeração dos pinos aparece no diagrama esquemático.