Mudanças entre as edições de "Minimização de funções lógicas com mapa de Karnaugh"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
 
Linha 7: Linha 7:
 
=Etapa 1=
 
=Etapa 1=
 
Após realizar a miniminização manual dos Ex. 5.33 a 5.36 faça a minimização utilizando um dos seguintes softwares:
 
Após realizar a miniminização manual dos Ex. 5.33 a 5.36 faça a minimização utilizando um dos seguintes softwares:
*[http://www-ihs.theoinf.tu-ilmenau.de/~sane/projekte/karnaugh/embed_karnaugh.html minimização de Karnaugh] - Universidade Técnica de Ilmenau  
+
*[http://www.wolframalpha.com/input/?i=not+A+or+%28B+and+C%29 WolframAlpha] Exemplo: not A or (B and C)] Entre com a expressão lógica como mostrado no exemplo
 +
*[http://www-ihs.theoinf.tu-ilmenau.de/~sane/projekte/karnaugh/embed_karnaugh.html minimização de Karnaugh] - Universidade Técnica de Ilmenau (está com problemas de acesso devido ao JAVA)
 
*[http://www.ee.calpoly.edu/media/uploads/resources/KarnaughExplorer_1.html Karnaugh Map Explorer 2.0] - California Polytechnic State University
 
*[http://www.ee.calpoly.edu/media/uploads/resources/KarnaughExplorer_1.html Karnaugh Map Explorer 2.0] - California Polytechnic State University
 
*[https://computing.ece.vt.edu/~jgtront/introcomp/kmap/kmap_solver.swf Karnaugh Map Solverer]
 
*[https://computing.ece.vt.edu/~jgtront/introcomp/kmap/kmap_solver.swf Karnaugh Map Solverer]

Edição atual tal como às 08h26min de 10 de novembro de 2014

Objetivos

  • Utilizar o mapa de Karnaugh para efetuar a minimização de circuitos e funções lógicas
  • Utilizar um software de mapa de Karnaugh
  • Utilizar o Quartus II para comparação de circuitos lógicos
  • Verificar o resultado da minimização realizada pelo Quartus II

Etapa 1

Após realizar a miniminização manual dos Ex. 5.33 a 5.36 faça a minimização utilizando um dos seguintes softwares:

Etapa 2

  • Implemente os circuitos Ex. 5.11 (a) e (b) na forma minimizada e na forma original utilizando o QUARTUS II.
  • Verifique utilizando o QSIM que as duas implementações são idênticas.
  • Para testar utilize os sinais de entrada (a, b, c, d) que correspondam a toda as possibilidades da tabela verdade.
  • Faça o teste utilizando uma sequencia de contagem crescente e decrescente.

Etapa 3

  • Compare os circuitos efetivamente implementados no Quartus através do TEchnology Map.

Etapa 4

  • Faça as minimizações do Ex. 5.33 e Ex. 5.11 (a)utilizando apenas a álgebra de Boole sem recorrer ao mapa de Karnaugh

Relatório

  • Escreva uma breve introdução sobre o uso dos mapas de Karnaugh.
  • Apresente um relatório completo contendo os resultados obtidos nas etapas 1 a 4. (utilize a captura de tela para documentar seu relatório)
  • Apresente as conclusões sobre a minimização de Karnaugh