Mudanças entre as edições de "Microprocessadores e Aplicações"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 20: Linha 20:
 
;EMENTA</big>
 
;EMENTA</big>
 
----
 
----
:Memórias e Dispositivos Programáveis. Barramentos de Dados, Endereço e Controle. Arquitetura Básica de Microprocessadores e Microcontroladores. Entradas e Saídas. Interrupções. Programação em Assembly  e C para microcontroladores.
+
:Memórias e Dispositivos Programáveis. Barramentos de Dados, Endereço e Controle. Arquitetura Básica de Microprocessadores e Microcontroladores. Entradas e Saídas. Interrupções. Programação em Assembly  e C para microcontroladores. Tópicos avançados: memória virtual, cache, controladores de memória. DMA. Periféricos. Aplicações de Microprocessadores.
 +
 
 +
 
 +
;<big>ANEXOS:</big>
 +
----
 +
:[http://wiki.sj.ifsc.edu.br/index.php?title=MIC20702-CST_(Plano_de_Ensino) Plano de Ensino]
 +
:[http://wiki.sj.ifsc.edu.br/index.php?title=MIC20702-CST_(Pagina_da_Disciplina) Página da Disciplina]
 +
:[http://wiki.sj.ifsc.edu.br/index.php?title=MIC20702-CST_(Cronograma_de_Atividades) Cronograma de Atividades]
 +
:[http://tele.sj.ifsc.edu.br/arquivos/publicos/Horario/ Horários de Aula]
 +
</blockquote>
 +
 
 +
----
 +
----
 +
 
 +
{{Curso_Sup_36}}

Edição das 19h45min de 15 de agosto de 2016

DADOS

Componente: Microprocessadores e Aplicações
Código: MIC20702
Carga Horária 60 horas
Pré-requisitos: ELD e ICO
Sucessórias: TLF2 e PSD


EMENTA

Memórias e Dispositivos Programáveis. Barramentos de Dados, Endereço e Controle. Arquitetura Básica de Microprocessadores e Microcontroladores. Entradas e Saídas. Interrupções. Programação em Assembly e C para microcontroladores. Tópicos avançados: memória virtual, cache, controladores de memória. DMA. Periféricos. Aplicações de Microprocessadores.


ANEXOS:

Plano de Ensino
Página da Disciplina
Cronograma de Atividades
Horários de Aula


Grade do Curso Superior de Tecnologia em Sistemas de Telecomunicações
Horários