Mudanças entre as edições de "MIC29004-2016-1 Microprocessadores - Engenharia"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 1: Linha 1:
 
=Informações Gerais=
 
=Informações Gerais=
  
*Professor: Clayrton Monteiro Henrique
+
<BIG><b>Professor:</b> Clayrton Monteiro Henrique</BIG>
    e-mail: clayrton.henrique@ifsc.edu.br
+
<i>
 +
*<b>contato:</b>clayrton.henrique@ifsc.edu.br
 +
*<b>facebook:</b> www.facebook.com/MIC29004
 +
*<b>atendimento:</b> Segunda-feiras das 09h40 às 11h30 | Lab. Desenv. II
 +
</i><br>
  
 
=Plano de Ensino=
 
=Plano de Ensino=
Linha 8: Linha 12:
 
[http://wiki.sj.ifsc.edu.br/index.php/MIC-EngTel_(Plano_de_Ensino) Plano de Ensino]
 
[http://wiki.sj.ifsc.edu.br/index.php/MIC-EngTel_(Plano_de_Ensino) Plano de Ensino]
  
=Cronograma de Aulas=
+
=Cronograma de aula=
  
 
[http://wiki.sj.ifsc.edu.br/index.php/Cronograma_de_atividades_(MIC-EngTel) Cronograma de Aulas]
 
[http://wiki.sj.ifsc.edu.br/index.php/Cronograma_de_atividades_(MIC-EngTel) Cronograma de Aulas]
  
 +
=Aulas=
  
=Aulas=
+
== Aula 01 ==
 +
<small>Quinta-feira, 24 de março de 2016.</small><br>
  
==Aula 01 (24/03/2016)==
+
<b><BIG>Apresentação Inicial</BIG></b>
 +
*Apresentação do Plano de Ensino;
 +
*Objetivos da Unidade Curricular;
 +
*Ementa: Conhecimento, Habilidades e Atitudes;
 +
*Bibliografia: básica e complementar;
 +
*Carga Horária;
 +
*Avaliação;
 +
*Regras;
 +
*Horário de atendimento;
 +
*Apresentação do cronograma de aulas;
 +
*Considerações finais.
 +
<br>
  
*Apresentação inicial;
+
<b><BIG>Introdução aos Sistremas Microprocessados</BIG></b>
*Visão geral do funcionamento de um sistema microprocessado.
+
*Microprocessador x Microcontrolador;
 +
*Tipos de sistemas;
 +
*Arquiteturas;
 +
*Conceitos e Definições;
 +
*Aplicações;
 +
*Referências.
 +
<br>
  
 +
----
 +
----
 +
=== Arquivos ===
 +
<i>[[media:Aula 00 MIC.pdf|Aula 00 MIC - Apresentação Inicial]]</i><br>
 +
<i>[[media:Aula 01 MIC.pdf|Aula 01 MIC - Introdução à Administração]]</i><br>
  
==Aula 02 (27/03/2016)==
 
  
 +
== Aula 02 ==
 +
<small>Segunda-feira, 28 de março de 2016.</small><br>
 +
<b><BIG>Evolução dos microprocessadores</BIG></b>
 +
*A evolução das arquiteturas de computadores;
 +
*Principais Personalidades;
 
*Elemento de Memória;
 
*Elemento de Memória;
 
*Flip Flop Tipo D;
 
*Flip Flop Tipo D;
 +
*Formas de Organização de memória;
 +
*Conceitos e Definições;
 +
*Referências.
 +
<br>
  
 +
----
 +
----
 +
=== Arquivos ===
  
===Diagrama em blocos da memória e barramentos===
+
<i>[[Media:Aula 02 MIC.pdf|Aula 02 MIC - Evolução]]</i><br>
  
No diagrama abaixo está representado um bloco de memória primária de 16 x 8 (dezesseis endereços por 8 bits).
+
=== Atividades ===
*Note que uma posição de memória pode ser vista como uma caixa que possui um endereço e um conteúdo.
 
*O conteúdo associado a posição de memória é uma palavra binária e, neste caso, possui 8 bits;
 
  
[[imagem:DiagramaBlocosMemorias2.jpg|500px|center]]
+
<i>[[media:Lista 02 MIC.pdf|Lista de Exercícios 02 (em construção)]]</i><br>
  
Para que um dispositivo externo possa "acessar" a memória para leitura ou escrita, ele deve se utilizar de um conjunto de fios que chamamos de <b>barramentos</b>.
 
  
===Barramento de Endereços===
+
== Aula 03 ==
 
+
<small>Quinta-feira, 31 de março de 2016.</small><br>
Este barramento permite determinar o endereço de uma posição a ser acessada na memória.
+
<b><BIG>Teorias Administrativas</BIG></b>
Um barramento de 4 linhas de endereço é designado por A3,A2,A1 e A0.
+
*Memórias - Tipos e características construtivas
 
+
*Associação de memórias e exercícios
Supondo uma memória com endereços designados da forma hexadecimal de 0h a Fh. Supondo que A3
+
*Referências.
seja associado ao bit mais significativo e A0 ao bit menos significativo. Então, para acessar
+
<br>
a posição Bh de memória, deve-se injetar A3=1, A2=0, A1=1 e A0=1. Note que <math> B_h = 1011_b </math>
 
 
 
O termo "injetar" significa aqui que um dispositivo externo deve forçar tensão nas linhas do barramento.
 
Esta tensão depende da tecnologia utilizada. Poderia ser, por exemplo, 5V para o nível lógico 1 e 0V par ao nível lógico 0.,
 
 
 
 
 
=== Atividade 01 ===
 
  
*[[Media:ApostilaMemorias.pdf | Apostila de Memória]]
+
----
 +
----
 +
=== Arquivos ===
  
 +
<i>[[media:Aula 03 MIC.pdf|Aula 03 MIC - Construções de Memórias]]</i><br>
  
==Aula 03 (31/03/2016)==
 
  
*Memórias - Tipos e características construtivas
+
=== Atividades ===
*Associação de memórias e exercícios
+
*Leitura da apostila de memórias abaixo:
 +
<i>[[Media:ApostilaMemorias.pdf | Apostila de Memória]]</i><br>
  
==Aula 04 (04/04/2016)==
 
  
 +
==Aula 04 ==
 +
<small>Segunda-feira, 04 de abril de 2016.</small><br>
 +
<b><BIG>Hierarquias de Memória</BIG></b>
 
* Memória RAM e sua estrutura
 
* Memória RAM e sua estrutura
 
 
* Análise do comportamento (diagrama em blocos)  
 
* Análise do comportamento (diagrama em blocos)  
 +
* Modo de Escrita (WR)
 +
* Modo de Leitura (RD)
 +
* Habilitação (CE)
  
* Modo de Escrita (WR)
+
----
 +
----
 +
=== Arquivos ===
 +
<i>[[Media:datasheet74LS89.pdf|74LS89 - Memória RAM 16 x 4 (64bits)]]</i><br>
  
* Modo de Leitura (RD)
+
=== Atividades ===
  
* Habilitação (CE)
+
<i>[[media:Lista 03 MIC.pdf|Lista de Exercícios 03 (em construção)]]</i><br>
  
 +
== Aula 05 ==
 +
<small>Quinta-feira, 07 de abril de 2016.</small><br>
 +
<b><BIG>Em construção</BIG></b>
 +
*Tópico 01
 +
**subtópico A
 +
**subtópico B
 +
*Tópico 02
 +
**subtópico C
 +
**subtópico D
 +
<br>
  
=== Atividade 02 ===
+
----
 +
----
 +
=== Arquivos ===
  
*[[Media:datasheet74LS89 | Memória RAM 16 x 4bits]]
+
<i>[[media:Aula 05 MIC.pdf|Aula 05 MIC - em construção]]</i><br>
  
  
==Aula 05 (07/04/2016)==
+
=== Atividades ===
  
* Introdução ao BIP
+
<i>[[media:Lista 03 MIC.pdf|Lista de Exercícios 03 (em construção)]]</i><br>
* Upcode
 

Edição das 15h42min de 7 de abril de 2016

Informações Gerais

Professor: Clayrton Monteiro Henrique

  • contato:clayrton.henrique@ifsc.edu.br
  • facebook: www.facebook.com/MIC29004
  • atendimento: Segunda-feiras das 09h40 às 11h30 | Lab. Desenv. II


Plano de Ensino

Plano de Ensino

Cronograma de aula

Cronograma de Aulas

Aulas

Aula 01

Quinta-feira, 24 de março de 2016.

Apresentação Inicial

  • Apresentação do Plano de Ensino;
  • Objetivos da Unidade Curricular;
  • Ementa: Conhecimento, Habilidades e Atitudes;
  • Bibliografia: básica e complementar;
  • Carga Horária;
  • Avaliação;
  • Regras;
  • Horário de atendimento;
  • Apresentação do cronograma de aulas;
  • Considerações finais.


Introdução aos Sistremas Microprocessados

  • Microprocessador x Microcontrolador;
  • Tipos de sistemas;
  • Arquiteturas;
  • Conceitos e Definições;
  • Aplicações;
  • Referências.




Arquivos

Aula 00 MIC - Apresentação Inicial
Aula 01 MIC - Introdução à Administração


Aula 02

Segunda-feira, 28 de março de 2016.
Evolução dos microprocessadores

  • A evolução das arquiteturas de computadores;
  • Principais Personalidades;
  • Elemento de Memória;
  • Flip Flop Tipo D;
  • Formas de Organização de memória;
  • Conceitos e Definições;
  • Referências.




Arquivos

Aula 02 MIC - Evolução

Atividades

Lista de Exercícios 02 (em construção)


Aula 03

Quinta-feira, 31 de março de 2016.
Teorias Administrativas

  • Memórias - Tipos e características construtivas
  • Associação de memórias e exercícios
  • Referências.




Arquivos

Aula 03 MIC - Construções de Memórias


Atividades

  • Leitura da apostila de memórias abaixo:

Apostila de Memória


Aula 04

Segunda-feira, 04 de abril de 2016.
Hierarquias de Memória

  • Memória RAM e sua estrutura
  • Análise do comportamento (diagrama em blocos)
  • Modo de Escrita (WR)
  • Modo de Leitura (RD)
  • Habilitação (CE)


Arquivos

74LS89 - Memória RAM 16 x 4 (64bits)

Atividades

Lista de Exercícios 03 (em construção)

Aula 05

Quinta-feira, 07 de abril de 2016.
Em construção

  • Tópico 01
    • subtópico A
    • subtópico B
  • Tópico 02
    • subtópico C
    • subtópico D




Arquivos

Aula 05 MIC - em construção


Atividades

Lista de Exercícios 03 (em construção)