Mudanças entre as edições de "Interface para captura e processamento de imagens em FPGA"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 8: Linha 8:
 
= Cronograma =
 
= Cronograma =
 
{{cronogramaX-top}}
 
{{cronogramaX-top}}
{{cronogramaX-meses | Etapas |Mar/2016|Abr/2016|Mai/2016|Jun/2016|Jul/2016}}
+
{{cronogramaX-meses | Etapas |Fev/2016|Mar/2016|Abr/2016|Mai/2016|Jun/2016|Jul/2016}}
{{cronogramaX-item | Pesquisa Bibliográfica|1|1|1|1|0}}
+
{{cronogramaX-item | Pesquisa Bibliográfica |1|1|1|1|1|0}}
{{cronogramaX-item | Escrita do Documento|0|1|1|1|1}}
+
{{cronogramaX-item | Escrita do Documento |0|0|1|1|1|1}}
{{cronogramaX-item | Entrega do Documento e Defesa |0|0|0|0|1}}
+
{{cronogramaX-item | Entrega do Documento e Defesa |0|0|0|0|0|1}}
{{cronogramaX-item | Apresentação do Trabalho à Banca |0|0|0|0|1}}
+
{{cronogramaX-item | Apresentação do Trabalho à Banca |0|0|0|0|0|1}}
 
|}
 
|}

Edição das 08h20min de 14 de julho de 2016

Proposta

Este trabalho propõe um sistema baseado em componentes de hardware programável do tipo FPGA que será descrita usando a linguagem VHDL, o sistema irá realizar a captura de imagens a partir de uma câmera de vigilância analógica, armazenamento em memória RAM, processamento das imagens obtidas e reprodução através de uma interface VGA. Será abordado um breve histórico das tecnologias e padrões que virão a ser utilizados para a implementação do sistema e descrição dos módulos que irão vir a ser criados para o funcionamento da interface.

Palavras chave: FPGA, VGA, VHDL, Memória e Video Analógico.


Cronograma

Etapas Fev/2016 Mar/2016 Abr/2016 Mai/2016 Jun/2016 Jul/2016 {{{8}}} {{{9}}} {{{10}}} {{{11}}} {{{12}}}
Pesquisa Bibliográfica X X X X X
Escrita do Documento X X X X
Entrega do Documento e Defesa X
Apresentação do Trabalho à Banca X