Integração de ramais analógicos com FPGA utilizando processador softcore

De MediaWiki do Campus São José
Revisão de 20h03min de 9 de fevereiro de 2023 por Carlyle.camara (discussão | contribs)
Ir para navegação Ir para pesquisar
Integração de ramais analógicos com FPGA utilizando processador softcore
1 Renan Rodolfo da Silva
2 Roberto de Matos

Integração de ramais analógicos com FPGA utilizando processador softcore
1 Renan Rodolfo da Silva
2 Roberto de Matos



1 Estudante do Curso de Engenharia de Telecomunicações do Campus São José do IFSC
2 Professor do Departamento de Telecomunicações do Campus São José do IFSC

Resumo
A capacidade atual dos componentes lógicos programáveis, mais especificamente as Field-Programmable Gate Array (FPGA), vem possibilitando a criação de plataformas sob medida para uma determinada aplicação de forma rápida e otimizada. Isso permite que o software e hardware sejam desenvolvidos juntos e evoluam inclusive depois do produto lançado. Para permitir essas experimentações no campo de desenvolvimento de produtos de telecomunicações, este trabalho propõe uma infraestrutura de integração de um kit de desenvolvimento de FPGA com uma placa de ramal, responsável por conectar telefones analógicos em centrais telefônicas comerciais, para criar uma plataforma mínima para experimentações envolvendo canais digitais de áudio e processadores sintetizados. Para a proposta, foi utilizado a placa de ramal da central telefônica Impacta 16, modelo 4990083, e o kit de desenvolvimento FPGA, modelo DE2-115, utilizando o processador softcore Nios II. A metodologia utilizada permitiu que fossem levantadas as informações necessárias para validar a solução proposta. Um conjunto de testes foram realizados para validar a integração e as implementações realizadas. Os resultados evidenciaram que toda a infraestrutura de hardware e software para realizar a integração do ramal analógico com FPGA foram executados.
Palavras-chave:FPGA. Placa de ramal. Softcore.