IMPLEMENTAÇÕES EM VHDL DE UM FILTRO FIR PARA CONTROLE ATIVO DE RUÍDO

De MediaWiki do Campus São José
Revisão de 17h15min de 18 de setembro de 2015 por Moecke (discussão | contribs)
(dif) ← Edição anterior | Revisão atual (dif) | Versão posterior → (dif)
Ir para navegação Ir para pesquisar

Aluno:

André Lucas Schlichting

RESUMO:

Este trabalho apresenta a implementação em hardware VLSI de um filtro FIR para controle ativo de ruído.

E abordado todo o processo de desenvolvimento do filtro bem como as simulações e resultados de atenuação para um ruído branco simulado. O objetivo do projeto é a implementação deste filtro utilizando técnicas de fabricação de hardware em silício. As implementações simuladas neste projeto envolvem o uso de duas estruturas distintas do filtro. As duas utilizam um conversor AD/DA do tipo Sigma-Delta, sendo diferenciadas pela taxa de trabalho de cada uma. Na primeira o sistema utiliza filtros decimador e interpolador para trabalhar a taxa PCM (44,1KHz) como um sistema mais tradicional. A segunda implementação utiliza apenas o mesmo modulador, sem os outros dois filtros, e trabalha a uma taxa de 2,8MHz como processamento de stream de bits. Comparando as duas estruturas implementadas, é possível ver que os resultados de área de chip e consumo necessários para o filtro desenvolvido apresentam valores favoráveis ao filtro que utiliza o stream de bits. O projeto foi proposto e orientado pela equipe da Carinthia University of Applied Sciences (Villach -Austria).

ABSTRACT:

The presented work shows up the hardware VLSI implementation for a FIR filter for active noise control. Is dealt the whole development process as well as the simulations and attenuation outcomes of a simulated white noise. The goal is the implementation of this filter using silicon hardware manufacturing techniques. The implementations simulated in this design use two diferent filter structures. Both use a Sigma-Delta (AD/DA converter but divers in the working rate of each. The rst one needs a decimation and interpolation later to be able to work at PCM (44,1KHz) rate like a usual process. The second implementation uses only the converter dispensing the other filters from before and works at a 2,8MHz rate like a bit stream signal processing. Comparing these two implemented structures, It is possible to realize that the chip area and power consumption values necessary for the developed filter are favourable to the bit stream filter. The project was proposed and oriented by the the Carinthia University of Applied Sciences staff (Villach - Austria).

Keywords: Active noise control, bit stream signal processing

Arquivos

Monografia: Monografia.pdf