Mudanças entre as edições de "Explorando as Interfaces Ethernet da placa DE2-115"
Ir para navegação
Ir para pesquisar
Linha 17: | Linha 17: | ||
{| border="1" cellpadding="2" | {| border="1" cellpadding="2" | ||
− | !Etapas/Mes | + | !Etapas/Mes |
− | ! | + | !Maio |
− | ! | + | !Junho |
− | |||
− | |||
|- | |- | ||
− | | | + | |Elaboração do Resumo || x || |
|- | |- | ||
− | | || | + | |Pesquisa bibliografica || x || x |
|- | |- | ||
− | | || || | + | |Avaliação Final || || x |
− | |||
− | |||
|} | |} | ||
− | |||
= Referência Bibliográficas = | = Referência Bibliográficas = |
Edição das 17h27min de 7 de maio de 2014
Resumo
Introdução
Ethernet
Hoje a ethernet é uma tecnologia amplamente difundida dado seu baixo custo, alta velocidade, e facilidade de implementação.
FPGA
Objetivo
O objetivo geral deste trabalho é explorar as capacidades da placa DE2-115 no papel de um switch, com os seguintes objetivos específicos:
- Criar um bloco que ira responder a um ping.
Cronograma
Etapas/Mes | Maio | Junho |
---|---|---|
Elaboração do Resumo | x | |
Pesquisa bibliografica | x | x |
Avaliação Final | x |
Referência Bibliográficas
SPANIER, M.; GORENSTEIN, A.. Ethernet Communication Interface for the FPGA, disponível em: <http://people.ece.cornell.edu/land/courses/ece5760/FinalProjects/f2011/mis47_ayg6/mis47_ayg6/>. Cornell University, 2011.
Triple-Speed Ethernet MegaCore Function User Guide, disponível em: <http://www.altera.com/literature/ug/ug_ethernet.pdf>. Altera, 2013.