Mudanças entre as edições de "DLP1-EngTel (Plano de Ensino)"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 23: Linha 23:
  
 
;Conteúdo Programático  
 
;Conteúdo Programático  
#Representações Binárias: Numéricas, ASCII e UNICODE. (4h)
+
#Introdução a DLP e VHDL (2h)
 
#Dispositivos lógicos programáveis. (10h)
 
#Dispositivos lógicos programáveis. (10h)
 
#Bases da linguagem VHDL. (14h)
 
#Bases da linguagem VHDL. (14h)
Linha 39: Linha 39:
  
 
;Critérios e instrumentos de avaliação
 
;Critérios e instrumentos de avaliação
*2 avaliações escritas e diversos projetos ao longo do semestre.
+
*2 avaliações escritas, diversos projetos ao longo do semestre, e um projeto final.
  
 
;Atividades Complementares
 
;Atividades Complementares

Edição das 15h00min de 19 de dezembro de 2014

LogoIFSCCampusSJ.png

MINISTÉRIO DA EDUCAÇÃO
SECRETARIA DE EDUCAÇÃO PROFISSIONAL E TECNOLÓGICA
INSTITUTO FEDERAL DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SANTA CATARINA
CAMPUS SÃO JOSÉ
Curso de Engenharia de Telecomunicações

Plano de Ensino de 2014-2 - atual

Dados gerais
COMPONENTE CURRICULAR: DLP1 - DISPOSITIVOS LÓGICOS PROGRAMÁVEIS I
UCs vizinhas
CARGA HORÁRIA: 5 HORAS/SEMANA 90 HORAS. TEÓRICA = 36 HORAS. LABORATÓRIO = 54 HORAS
PRÉ REQUISITOS: CIL
DISCIPLINAS SUCESSORAS: CRF, PSD, DLP2
MÓDULO ESPECIALIZANTE
Objetivos

Ao final do curso os alunos deverão ser capazes de

  • conhecer os tipos de dispositivos lógicos programáveis e utiliza-los para a implementação em VHDL de sistemas simples.
  • conhecer e utilizar a linguagem de descrição de hardware VHDL, incluindo: tipos de dados, libraries, conversão de tipos, operadores, atributos, afirmações para código concorrente e sequencial.
  • conhecer e utilizar o projeto hierárquico em VHDL, incluindo funções, procedures, componentes, packages.
  • Conhecer e utilizar Maquinas de Estado Finita para projeto de sistemas digitais sequenciais.
  • Utilizar ferramentas de simulação funcional e temporal para verificar o funcionamento do hardware, incluindo QSIM e Modelsim, criação de testbenches.
Ementa
Arquitetura, síntese de projetos, linguagem de descrição de hardware, projetos de circuitos combinacionais e sequenciais utilizando HDL, conceito e projeto de circuitos de máquinas de estado utilizando HDL, simulação e análise temporal de circuitos digitais projetados em HDL
Conteúdo Programático
  1. Introdução a DLP e VHDL (2h)
  2. Dispositivos lógicos programáveis. (10h)
  3. Bases da linguagem VHDL. (14h)
  4. Código VHDL concorrente e sequencial. (22h)
  5. Projeto hierárquico. (6h)
  6. Simulação e Testbench (6h)
  7. Maquina de estado finita (FSM). (8h)
  8. Projeto Final de circuitos lógicos. (10h)
  9. Avaliações (4h)
Estratégias de ensino utilizadas
  • Aulas expositivas usando wiki e livro texto para apresentar conceitos;
  • Aulas de laboratório;
  • Desenvolvimento de projetos para trabalhar de forma articulada os conceitos da disciplina.
Critérios e instrumentos de avaliação
  • 2 avaliações escritas, diversos projetos ao longo do semestre, e um projeto final.
Atividades Complementares
  • Projetos de circuitos usando o ambiente Quartus.
  • Simulação de circuitos com QSIM e Modelsim.
  • Programação de dispositivos FPGA
Bibliografia Básica
  1. PEDRONI, Volnei A. Eletrônica digital moderna e VHDL; 1ª ed. Rio de Janeiro:Elsevier, 2010. 619p. ISBN 9788535234657
  2. TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L Sistemas digitais: Princípios e Aplicações; 11ª ed. [S.l]:Pearson, 2011. 840p. ISBN 9788576059226
  3. James W. Bignell e Robert Donovan Eletrônica Digital; 5ª ed. São Paulo:Cengage Learning, 2010. 672p. ISBN 9788522107452
Bibliografia Complementar
  1. Perry, Douglas VHDL : Programming By Example; 4ª ed. [S.l]:McGraw-Hill Professional, 2002. 476p. ISBN 9780071400701
  2. Pong P. Chu RTL Hardware Design Using VHDL: Coding for Efficiency, Portability, and Scalability; 1ª ed. [S.l]:Wiley-IEEE Press, 2006. 694p. ISBN 9780471720928
  3. Pedroni, Volnei A. Digital electronics and design with VHDL; 1ª ed. Burlington:Elsevier, 2008. 693p. ISBN 9780123742704
  4. ASHENDEN, Peter J. The Designer's Guide to VHDL - Vol3; 3ª ed. [S.l]:Morgan Kaufmann, 2008. p. ISBN 9780120887859
  5. PEDRONI, Volnei A. Circuit Design with VHDL; ed. [S.l]:MIT, 2004. p. ISBN 9780262162241


ANEXOS

Cronograma de atividades
Horário de Aula e Atendimento Paralelo


Curso de Engenharia de Telecomunicações