DIG222802 2019 1 AULA03

De MediaWiki do Campus São José
Revisão de 13h50min de 16 de abril de 2019 por 127.0.0.1 (discussão) (→‎Relatório)
(dif) ← Edição anterior | Revisão atual (dif) | Versão posterior → (dif)
Ir para navegação Ir para pesquisar

Laboratório 1

O primeiro experimento da turma de Digital 2 da Engenharia vai ser realizado na LabMIC (sala 104) pela tarde entre 13h30min e 15h20min com a Turma 1 e entre 15h40min às 17h30min com a Turma 2. O experimento está dividido em duas etapas, sendo que na primeira parte você vai testar o funcionamento de um Latch RS controlado feito a partir das portas lógicas AND (E) e NOR (NOU) comprovando a tabela verdade. Na segunda etapa você vai testar o funcionamento dos flip-flops tipo D na configuração mestre-escravo, comprovando a teoria envolvida.

Parte I - Latch RS

Objetivo

Testar o funcionamento de um circuito latch RS controlado, feito a partir das portas lógicas AND (E) e NOR (NOU) como mostra a Figura 1.

Fig4 DIG222802.png

Figura 1 - Latch RS controlado.


Tabela Verdade
C R S Q
0 X X Qa
1 0 0 Qa
1 0 1 1
1 1 0 0
1 1 1 proibido

[*]Qa: saída do estado anterior.

Procedimento

  1. Formar até 10 equipes com 2 alunos;
  2. Desenhar as ligações utilizando o esquemático dos CIs;
  3. Montar o circuito na banca digital, os CIs devem ficar com o chanfro voltado para cima;
    1. Fazer a ligação de VCC e GND;
    2. Fazer a ligação entre as portas lógicas dos circuitos integrados;
    3. Fazer a ligação de R, S e C com chaves seletoras;
    4. Fazer a ligação das Saídas Q e Q\ aos LEDs;
  4. Testar a tabela verdade.

Parte II - Mestre-escravo

Objetivo
Testar o funcionamento de um Flip-flop D na configuração mestre–escravo a partir do CI 7474 e uma porta inversora. O circuito a ser montado pode ser visto na Figura 2.


Fig6 DIG222802.png

Figura 2 - Flip-flop tipo D na configuração mestre–escravo.


FF tipo D
D Q Q\
0 0 1
1 1 0

Procedimento

  1. Mesmas equipes;
  2. Desenhar as ligações utilizando o esquemático dos CIs;
  3. Montar o circuito na banca digital, os CIs devem ficar com chanfro voltado para cima;
    1. Fazer a ligação de VCC e GND
    2. Fazer a ligação de PRE e CLR nas chaves seletoras.
    3. Fazer a ligação entre as FF passando pela inversora
    4. Fazer a ligação de D e Clock com chaves seletoras
    5. Fazer a ligação das Saídas Qm e Qs aos LEDs
  4. Construir a tabela verdade para Qm e Qs a partir da simulação dos pulsos de clock (ligar e desligar a chave).
  5. Ligar o clock a uma frequência de 1Hz (se estiver disponível) e ver o que acontece.

Material Utilizado

  1. CI 7402 (NOR) (Figura 3)
  2. CI 7408 (AND) (Figura 4)
  3. CI 7404 (INV) (Figura 5)
  4. CI 7474 (FF tipo D) (Figura 6)
  5. fios diversos
  6. bancada digital
  7. alicates

Esquemáticos dos CIs

CI 7402.png

Figura 3 - Esquemático do CI 7402 - Portas NOR.

CI 7408.png

Figura 4 - Esquemático do CI 7408 - Portas AND.

CI 7404.png

Figura 5 - Esquemático do CI 7404 - Portas Inversoras.

CI 7474.png

Figura 6 - Esquemático do CI 7474 - Dois FF tipo D.

Relatório

O relatório deverá ser entregue até o dia da primeira avaliação (AP1). O relatório deve ser enviado por meio digital no formato PDF para o endereço douglasars@gmail.com.

Nota 1: Entende-se por ser entregue até o dia da primeira avaliação às 23h59min.

Nota 2: Arquivos não entregues no prazo, ou que não estejam em formato PDF, ou ainda que não forem enviados para o referido email douglasars@gmail.com, não serão corrigidos e terão nota 0 (zero).



Normas para elaboração do relatório

http://wiki.sj.ifsc.edu.br/images/9/9d/Modelo_Relat%C3%B3rio_aula_pratica_DouglasARS.pdf

Nota 3: Utilizem preferencialmente o LibreOffice Writer e exportem o arquivo PDF ao final (Arquivo >> Exportar como PDF).

Resultado da Correção REL1

(30 dias)



Icone voltar.png Icone menu.png Icone prox.png