Mudanças entre as edições de "Conversor Analógico Digital - Rampa Dupla"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 2: Linha 2:
 
===Conversor A/D===
 
===Conversor A/D===
 
===Rampa Dupla===
 
===Rampa Dupla===
 +
 +
===Principio de  Funcionamento===
 +
 +
 +
O sinal analógico de entrada Vin é unipolar positivo, podendo
 +
variar de zero Volts até um valor máximo igual ao valor da fonte de referência VRef. A fonte de referencia também é positiva.
 +
O sinal de entrada passa por um buffer
 +
inversor, fazendo com que o circuito veja Vin negativo, com polaridade oposta a VRef, ao mesmo tempo que provê alta impedância para o sinal a ser convertido. Quando a chave de entrada, eletronicamente controlada, está na posição do sinal a ser medido (convertido), a saída do integrador apresenta uma rampa ascendente, e este intervalo de tempo é chamado integração. Quando a chave é mudada para a posição VRef (que é positiva), a saída do integrador apresenta rampa descendente, e este intervalo de tempo é chamado deintegração.Quando a chave é mudada para a posição VRef (que é positiva), a saída do integrador apresenta rampa descendente, e este intervalo de tempo é chamado deintegração. A inclinação da rampa, em ambos os casos, depende dos valores de R e C (constantes), e da tensão aplicada na entrada do integrador (Vin , que pode variar, e VRef , que é constante). Fora de um intervalo de conversão, a chave eletrônica de zeramento do integrador (descarga do capacitor) está na posição fechada, correspondendo à aplicação do nível “1” no sinal de controle ADZero, pelo controlador digital, mantendo o integrador sempre em estado de reset;Após receber a solicitação para iniciar uma nova conversão, o controlador digital abre a chave de zeramento (ADZero = “0”), ao mesmo tempo que posiciona a chave eletrônica de entrada (integração/deintegração) na posição Vin, correspondente ao nível “1” do sinal de controle I/D* (Integração/Deintegração). O controlador conta um intervalo de tempo fixo, correspondendo ao tempo de integração, que é o tempo para o contador atingir seu máximo
 +
valor (no clock seguinte voltará a zero). Atingido este tempo fixo, a chave é mudada para a posição VRef (I/D* = “0”), começando o tempo de deintegração, a partir do qual o controlador
 +
inicia (desde zero) uma nova contagem crescente (observe que o contador já tinha, automaticamente, "rolado" para zero). Imediatamente, o controlador passa a monitorar o sinal
 +
de saída do comparador (Conv), cuja saída é TTL compatível, e o controlador continua contando até que Conv transite para o nível alto (indicando que a saída em rampa descendente
 +
do integrador cruzou o zero). O valor da contagem é diretamente proporcional, em forma digital, ao valor da tensão de entrada.
 +
 +
 +
 +
 +
 +
 +
 +
 +
 +
 +
 +
 +
  
 
===Características===
 
===Características===

Edição das 09h02min de 11 de setembro de 2006

Conversor A/D

Rampa Dupla

Principio de Funcionamento

O sinal analógico de entrada Vin é unipolar positivo, podendo variar de zero Volts até um valor máximo igual ao valor da fonte de referência VRef. A fonte de referencia também é positiva. O sinal de entrada passa por um buffer inversor, fazendo com que o circuito veja Vin negativo, com polaridade oposta a VRef, ao mesmo tempo que provê alta impedância para o sinal a ser convertido. Quando a chave de entrada, eletronicamente controlada, está na posição do sinal a ser medido (convertido), a saída do integrador apresenta uma rampa ascendente, e este intervalo de tempo é chamado integração. Quando a chave é mudada para a posição VRef (que é positiva), a saída do integrador apresenta rampa descendente, e este intervalo de tempo é chamado deintegração.Quando a chave é mudada para a posição VRef (que é positiva), a saída do integrador apresenta rampa descendente, e este intervalo de tempo é chamado deintegração. A inclinação da rampa, em ambos os casos, depende dos valores de R e C (constantes), e da tensão aplicada na entrada do integrador (Vin , que pode variar, e VRef , que é constante). Fora de um intervalo de conversão, a chave eletrônica de zeramento do integrador (descarga do capacitor) está na posição fechada, correspondendo à aplicação do nível “1” no sinal de controle ADZero, pelo controlador digital, mantendo o integrador sempre em estado de reset;Após receber a solicitação para iniciar uma nova conversão, o controlador digital abre a chave de zeramento (ADZero = “0”), ao mesmo tempo que posiciona a chave eletrônica de entrada (integração/deintegração) na posição Vin, correspondente ao nível “1” do sinal de controle I/D* (Integração/Deintegração). O controlador conta um intervalo de tempo fixo, correspondendo ao tempo de integração, que é o tempo para o contador atingir seu máximo valor (no clock seguinte voltará a zero). Atingido este tempo fixo, a chave é mudada para a posição VRef (I/D* = “0”), começando o tempo de deintegração, a partir do qual o controlador inicia (desde zero) uma nova contagem crescente (observe que o contador já tinha, automaticamente, "rolado" para zero). Imediatamente, o controlador passa a monitorar o sinal de saída do comparador (Conv), cuja saída é TTL compatível, e o controlador continua contando até que Conv transite para o nível alto (indicando que a saída em rampa descendente do integrador cruzou o zero). O valor da contagem é diretamente proporcional, em forma digital, ao valor da tensão de entrada.








Características

  • É um conversor lento com alta resolução (1ms 20 bit)
  • Composto por integrador de Miller, comparador de tensão, contador e

lógica de controlo

  • Durante tempo fixo t1 integra-se VA (1ªrampa)
  • Determina-se o tempo t2 que leva a repor o integrador a 0 (2ªrampa)
  • Comparador pára contador
  • Conversor insensível à tolerância de R e de C e à frequência

do relógio esuas variações

  • Na prática utilizam-se + 2 rampas, uma para inicializar o

condensador e outra para armazenar erros de desvio dos amp. ops.

  • Esse conversor é baseado na mesma topologia do conversor de rampa simples, ele permite eliminar a depedência da conversão com a frequência de clock e com o capacitor de integração.