Mudanças entre as edições de "Contador binário síncrono"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 33: Linha 33:
 
*Como fazer para parar a contagem por um tempo mantendo o sinal de clock ligado?
 
*Como fazer para parar a contagem por um tempo mantendo o sinal de clock ligado?
  
 +
==Teste do módulo contador binário síncrono==
 +
*Crie um novo diagrama esquemático no mesmo projeto para insirir o diagrama esquemático de um decodificar de 7 segmentos para display de anodo comum, conforme a figura abaixo.
  
==Inserindo um decodificador de 7 segmentos==
+
[[Imagem:CI7447_diag.png|900px]]
Para melhor visualizar o resultado da contagem, será usado um decodificador BCD para 7 segmentos comercial. Utilize o CI [http://www.ti.com/lit/ds/symlink/sn7447a.pdf SN7447]. Ligue o CI conforme indicado no diagrama esquemático.  O resultado no display será uma contagem conforme a figura a seguir:
+
 
 +
*Após salvar o arquivo como CI7447.bdf na mesma pasta Exp6. Mude o '''Top-Level Entity''' para este novo esquemático. Após isso faça a Análise e Síntese do projeto.
 +
 
 +
*Desenhe a forma de onda dos sinais de entrada conforme mostrado na figura abaixo, e salve com o nome tb_CI7447.vwf.
 +
 
 +
[[Imagem:tb_CI7447.png|900px]]
 +
 
 +
*Verifique se o resultado obtido corresponde a respostas do circuito implementado.
 +
 
 +
[[Imagem:Rtb_CI7447.png|900px]]
 +
 
 +
;Questionário:
 +
*O que é necessário para fazer o contador fazer uma contagem crescente?
 +
*Como deve ser feita a configuração para o contador contar de 2 a 15?
 +
*Como deve ser feita a configuração para contar de 0 a 9? e de 9 a 0?
 +
*Como fazer para parar a contagem por um tempo mantendo o sinal de clock ligado?
 +
*Analise se o resultado no display será uma contagem conforme a figura a seguir:
  
 
[[Arquivo:Segmentos_7447.png|600 px|center]]
 
[[Arquivo:Segmentos_7447.png|600 px|center]]

Edição das 17h38min de 21 de novembro de 2014

Objetivos
  • Inserir o circuito comercial de um Contador assíncrono crescente;
  • Inserir o circuito comercial de um decodificadores de 7 segmentos;
  • Testar os circuitos e gerar blocos para ser utilizado em um sistema maior;
  • Preparar o sistema final para gravação em um kit de desenvolvimento;
Materiais necessários
  1. CI 74X191 Contador binário síncrono(disponível na biblioteca da ALTERA)
  2. CI 74X47 Decod 7-seg(disponível na biblioteca da ALTERA)
  3. Computador com software Quartus II da Altera.
  4. Kit DE2-115;

Teste do módulo contador binário síncrono

  • Abra o Quartus II (versão 13.0.1 SE) e insira o diagrama esquemático de um Contador binário síncrono com 4 bits, conforme a figura abaixo.

CI74191 diag.png

  • Após salvar o arquivo como CI74191.bdf em uma pasta vazia com nome Exp6, e crie um projeto Exp6.qpf utilizando a família family=Cyclone com o dispositivo device=EP1C3T100A8. Após isso faça a Análise e Síntese do projeto.
  • Desenhe a forma de onda dos sinais de entrada conforme mostrado na figura abaixo, e salve com o nome tb_CI74191.vwf.

Tb CI74191.png

  • Verifique se o resultado obtido corresponde a respostas do circuito implementado.

Rtb CI74191.png

Questionário
  • O que é necessário para fazer o contador fazer uma contagem crescente?
  • Como deve ser feita a configuração para o contador contar de 2 a 15?
  • Como deve ser feita a configuração para contar de 0 a 9? e de 9 a 0?
  • Como fazer para parar a contagem por um tempo mantendo o sinal de clock ligado?

Teste do módulo contador binário síncrono

  • Crie um novo diagrama esquemático no mesmo projeto para insirir o diagrama esquemático de um decodificar de 7 segmentos para display de anodo comum, conforme a figura abaixo.

CI7447 diag.png

  • Após salvar o arquivo como CI7447.bdf na mesma pasta Exp6. Mude o Top-Level Entity para este novo esquemático. Após isso faça a Análise e Síntese do projeto.
  • Desenhe a forma de onda dos sinais de entrada conforme mostrado na figura abaixo, e salve com o nome tb_CI7447.vwf.

Tb CI7447.png

  • Verifique se o resultado obtido corresponde a respostas do circuito implementado.

900px

Questionário
  • O que é necessário para fazer o contador fazer uma contagem crescente?
  • Como deve ser feita a configuração para o contador contar de 2 a 15?
  • Como deve ser feita a configuração para contar de 0 a 9? e de 9 a 0?
  • Como fazer para parar a contagem por um tempo mantendo o sinal de clock ligado?
  • Analise se o resultado no display será uma contagem conforme a figura a seguir:
Segmentos 7447.png

Preparar o circuito lógico para gravação em um kit de desenvolvimento

Para gravar o circuito lógico no FPGA, é necessário escolher um FPGA para a aplicação. Neste caso utilizaremos o kit DE2-115.

Clique para Ampliar
  • Mude a família e dispositivo a ser usado (Assignments > Devices), [Family = Cyclone IV E] e selecione EP4CE115F29C7.
  • Utilize o display HEX0 do kit para mostrar a contagem:
Display7segDE2-115.png
  • Utilize os leds de LED0 a LED3 (verdes) para mostrar a contagem em binário.
  • Utilize a chave KEY0 para gerar o sinal de CLK.
  • Atribua os pinos conforme a pinagem do kit DE2-115.
  • Ao final da configuração dos pinos, o Pin Planner deverá mostrar a seguinte pinagem:
DE2-115-ContAssCres3.png
  • Defina como alta impedância o estado dos pinos não utilizados no projeto. (Assignments > Devices), [Device and Pin Options...], escolha a (Category=Unused Pins), e selecione Reserve all unused pins: As input tri-stated. [OK].
  • Compile o projeto. Note que agora a numeração dos pinos também aparece no diagrama esquemático.
  • Use a porta USB-Blaster para fazer a programação na placa DE2-115;
  • No Quartus vá em (Tools > Programmer) para abrir a página de programação;
    • Selecione o Hardware (Hardware Setup > USB-Blaster);
    • Utilize o modo JTAG e clique em Start para começar a programação;
      Clique para Ampliar
  • Verifique os resultados obtidos.