Mudanças entre as edições de "Configuração e uso do Signal Tap"
Ir para navegação
Ir para pesquisar
(Criou página com 'O software Quartus® II possui uma ferramenta de depuração a nível de sistema chamado SignalTap II que pode capturar e mostrar os sinais em qualquer FPGA em tempo real. Para ...') |
|||
Linha 1: | Linha 1: | ||
O software Quartus® II possui uma ferramenta de depuração a nível de sistema chamado SignalTap II que pode capturar e mostrar os sinais em qualquer FPGA em tempo real. | O software Quartus® II possui uma ferramenta de depuração a nível de sistema chamado SignalTap II que pode capturar e mostrar os sinais em qualquer FPGA em tempo real. | ||
− | Para configurar o SignalTap II, consulte o tutorial da ALTERA [ftp://ftp.altera.com/up/pub/Altera_Material/13.1/Tutorials/VHDL/SignalTap.pdf SIGNAL TAP II WITH VHDL DESIGNS]. | + | *Para configurar o SignalTap II, consulte o tutorial da ALTERA [ftp://ftp.altera.com/up/pub/Altera_Material/13.1/Tutorials/VHDL/SignalTap.pdf SIGNAL TAP II WITH VHDL DESIGNS]. |
+ | *Mais informações podem ser encontradas em [https://www.altera.com/en_US/pdfs/literature/hb/qts/qts_qii53009.pdf Design Debugging Using the SignalTap II Logic Analyzer] | ||
+ | |||
+ | ==Resumo das dicas para uso== |
Edição das 19h30min de 11 de dezembro de 2015
O software Quartus® II possui uma ferramenta de depuração a nível de sistema chamado SignalTap II que pode capturar e mostrar os sinais em qualquer FPGA em tempo real.
- Para configurar o SignalTap II, consulte o tutorial da ALTERA SIGNAL TAP II WITH VHDL DESIGNS.
- Mais informações podem ser encontradas em Design Debugging Using the SignalTap II Logic Analyzer