Mudanças entre as edições de "Como as portas lógicas são implementadas com transistores CMOS"
Ir para navegação
Ir para pesquisar
Linha 11: | Linha 11: | ||
[[Arquivo:Porta NOT CMOS - FALSTAD.png|Porta NOT CMOS | 800px]] | [[Arquivo:Porta NOT CMOS - FALSTAD.png|Porta NOT CMOS | 800px]] | ||
+ | FONTE: [https://www.falstad.com/circuit/circuitjs.html?ctz=CQAgjCAMB0l3BWcMBMcUHYMGZIA4UA2ATmIxAUgoqoQFMBaMMAKCA] | ||
Verifique como cada porta funciona. As tensões e correntes em cada transistor e da carga estão indicadas para observar o chaveamento dos transistores em cada estado. Lembre-se que L indica LOW (nível baixo, ou "0")e que H indica HIGH (nível alto, ou "1") | Verifique como cada porta funciona. As tensões e correntes em cada transistor e da carga estão indicadas para observar o chaveamento dos transistores em cada estado. Lembre-se que L indica LOW (nível baixo, ou "0")e que H indica HIGH (nível alto, ou "1") |
Edição das 12h55min de 31 de março de 2023
Utilizando o simulador FALSTAD, verifique o funcionamento das portas lógicas básicas construídas com transistores CMOS, e uma carga resistiva.
- Buffer [2] - Inversor + Inversor
- porta NAND [3]
- porta AND [4] - NAND + Inversor
- porta NOR [5]
- porta OR [6] - NOR + Inversor
- porta XOR [7]
- porta XNOR [8]
FONTE: [9]
Verifique como cada porta funciona. As tensões e correntes em cada transistor e da carga estão indicadas para observar o chaveamento dos transistores em cada estado. Lembre-se que L indica LOW (nível baixo, ou "0")e que H indica HIGH (nível alto, ou "1")