Mudanças entre as edições de "ADM-EngTel Página da Disciplina"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
Linha 15: Linha 15:
 
=Aulas=
 
=Aulas=
  
==Aula 01 - Dia 29/7/2015==
+
==Aula 01 - Dia 23/03/2016==
  
 
*Apresentação inicial;
 
*Apresentação inicial;
 
*Visão geral do funcionamento de um sistema microprocessado
 
*Visão geral do funcionamento de um sistema microprocessado
  
==Aula 02 - Dia 05/10/2015==
+
==Aula 02 - Dia 30/03/2016==
  
 
===Objetivos===
 
===Objetivos===
Linha 27: Linha 27:
 
*trabalhar memórias na forma de diagrama em blocos
 
*trabalhar memórias na forma de diagrama em blocos
 
*apresentar barramentos de endereço/dados/controle
 
*apresentar barramentos de endereço/dados/controle
*diferenciar conteúdo de endereço de memória;
 
*apresentar o procedimento de acesso para escrita e para a leitura;
 
*apresentar um diagrama de tempo simplificado de acesso a memória;
 
*apresentar a CPU/microcontrolador como a "entidade" que acessa a memória;
 
  
===Diagrama em blocos da memória e barramentos===
 
 
No diagrama abaixo está representado um bloco de memória primária de 16x8 (dezesseis endereços por 8 bits).
 
*Note que uma posição de memória pode ser vista como uma caixa que possue um endereço e um conteúdo.
 
 
Para que us dispositivo externo possa "acessar" a memória para leitura ou escrita, ele deve se utilizar de um conjunto de fios que chamamos de barramentos.
 
  
 
===Barramento de Endereços===
 
===Barramento de Endereços===
Linha 49: Linha 39:
 
===Tarefa ===
 
===Tarefa ===
  
*Ler apostila de memória
+
*Ler artigo
 
 
==Aula 03 - Dia 14/10/2015==
 
  
*Memórias - Tipos e características construtivas
+
==Aula 03 - Dia 06/04/2016==
  
==Aula 04 - Dia 17/10/2015==
+
*em construção
  
*Introdução ao Proteus
+
==Aula 04 - Dia 13/04/2016==
  
==Aula 05 - Dia 19/10/2015==
+
*em construção
  
*Exercícios de associação de memória usando Proteus
+
==Aula 05 - Dia 20/04/2016==
  
==Aula 06 - Dia 21/10/2015==
+
*Exercícios
  
*Arquitetura de processadores - Harvard vs. von Neumann
+
==Aula 06 - Dia 27/04/2016==
  
==Aula 07 - Dia 26/10/2015==
+
*em construção
  
Projeto didático em Proteus parte 1:
+
==Aula 07 - Dia 04/05/2016==
*Mapeamento de memórias ROM e RAM em um mesmo barramento
 
  
==Aula 08 - Dia 28/10/2015==
+
*em construção
  
*BIP - Basic Instruction Processor
+
==Aula 08 - Dia 11/05/2016==
  
==Aula 09 - Dia 04/11/2015==
+
*em construção
  
*Instruções BIP 2
+
==Aula 09 - Dia 18/05/2015==
  
==Aula 10 - Dia 09/11/2015==
+
*em construção
  
Projeto didático em Proteus parte 2:
+
==Aula 10 - Dia 25/05/2016==
*Registradores especiais mapeados em memória
 
  
==Aula 11 - Dia 11/11/2015==
+
*em construção
  
*Exercícios com ASM BIP: laços de repetição
+
==Aula 11 - Dia 01/06/2016==
  
==Aula 12 - Dia 16/11/2015==
+
*em construção
  
Projeto didático em Proteus parte 3:
+
==Aula 12 - Dia 08/06/2016==
*Acumulador mapeado em memória
 
  
==Aula 13 - Dia 18/11/2015==
+
*em construção
  
*Conceito de pilha do Program Counter
+
==Aula 13 - Dia 15/06/2016==
  
==Aula 14 - Dia 23/11/2015==
+
*em construção
  
Projeto didático em Proteus parte 4:
+
==Aula 14 - Dia 22/06/2016==
*Unidade lógica-aritmética
 
  
Baixar o [[Media:ProcPartes.zip|arquivo]] contendo partes do processador didático, para os próximos passos.
+
*em construção
  
==Aula 15 - Dia 25/11/2015==
+
==Aula 15 - Dia 26/06/2016==
  
*Arquitetura de microcontroladores comerciais
+
*em construção
  
==Aula 16 - Dia 30/11/2015==
+
==Aula 16 - Dia 06/07/2016==
  
Projeto didático em Proteus parte 5:
+
*em construção
*Contador de programa
 
  
==Aula 17 - Dia 02/12/2015==
+
==Aula 17 - Dia 13/07/2016==
  
*Sistemas de entrada e saída - periféricos
+
*em construção
  
==Aula 18 - Dia 07/12/2015==
+
==Aula 18 - Dia 20/07/2016==
  
Projeto didático em Proteus parte 6:
+
* Avaliação Final
*I/O mapeado em memória
 

Edição das 14h21min de 21 de março de 2016

Informações Gerais

  • Professor: Clayrton Monteiro Henrique
   e-mail: clayrton.henrique@ifsc.edu.br

Plano de Ensino

Plano de Ensino

Recursos

Aulas

Aula 01 - Dia 23/03/2016

  • Apresentação inicial;
  • Visão geral do funcionamento de um sistema microprocessado

Aula 02 - Dia 30/03/2016

Objetivos

  • reapresentar os objetivos da disciplina
  • trabalhar memórias na forma de diagrama em blocos
  • apresentar barramentos de endereço/dados/controle


Barramento de Endereços

Este barramento permite determinar o endereço de uma posição a ser acessada na memória. Um barramento de 4 linhas de endereço é designado por A3,A2,A1 e A0.


Diagrama de Tempo - Acesso para escrita

Tarefa

  • Ler artigo

Aula 03 - Dia 06/04/2016

  • em construção

Aula 04 - Dia 13/04/2016

  • em construção

Aula 05 - Dia 20/04/2016

  • Exercícios

Aula 06 - Dia 27/04/2016

  • em construção

Aula 07 - Dia 04/05/2016

  • em construção

Aula 08 - Dia 11/05/2016

  • em construção

Aula 09 - Dia 18/05/2015

  • em construção

Aula 10 - Dia 25/05/2016

  • em construção

Aula 11 - Dia 01/06/2016

  • em construção

Aula 12 - Dia 08/06/2016

  • em construção

Aula 13 - Dia 15/06/2016

  • em construção

Aula 14 - Dia 22/06/2016

  • em construção

Aula 15 - Dia 26/06/2016

  • em construção

Aula 16 - Dia 06/07/2016

  • em construção

Aula 17 - Dia 13/07/2016

  • em construção

Aula 18 - Dia 20/07/2016

  • Avaliação Final