DIG222802 AULA05

De MediaWiki do Campus São José
Revisão de 15h12min de 2 de maio de 2016 por Douglas (discussão | contribs) (→‎Parte I)
Ir para navegação Ir para pesquisar

Laboratório 2

O segundo experimento da turma de Digital 2 da Engenharia vai ser realizado na LabELETRO entre 14h e 17h45min. Está dividido em duas etapas: A primeira trata-se de montar um contador crescente de 0 a 9 com o integrado 74193, mostrando o resultado em display de 7 seg através de um um circuito BCD 7447. A segunda parte é montar mais um display para contar de 0 a 59.

Parte 1

Objetivo

Montar um contador crescente com CI 74193 apresentando o resultado da contagem em um display de 7 segmentos a partir do BCD 7447. O circuito correspondente é apresentado na Figura 1 denominado Parte 1.

Fig37 DIG222802.png

Figura 1 - Contador crescente de dois dígitos com 74193.

Procedimento

  1. Formar as 8 equipes com 2 ou 3 integrantes;
  2. Desenhar as ligações já utilizando o esquemático dos CIs;
  3. Montar o circuito na banca digital, os CIs devem ficar com chanfro voltado para cima;
    1. Fazer a ligação de VCC e GND;
    2. Fazer a ligação de PR\ (preset) e CLR\ (clear) em VCC ou numa chave. Lembrando que são ativos baixos;
    3. Fazer a ligação entre as portas lógicas dos circuitos integrados;
    4. Fazer a ligação de R, S e C com chaves seletoras;
    5. Fazer a ligação das Saídas Q e Q\ aos LEDs;
  4. Testar a tabela verdade.

Parte II

Objetivo
Montar um segundo módulo.


Procedimento

  1. Mesmas equipes;
  2. Desenhar as ligações já utilizando o esquemático dos CIs;
  3. Montar o circuito na banca digital, os CIs devem ficar com chanfro voltado para cima;
    1. Fazer a ligação de VCC e GND
    2. Fazer a ligação de PRE e CLR nas chaves seletoras.
    3. Fazer a ligação entre as FF passando pela inversora
    4. Fazer a ligação de D e Clock com chaves seletoras
    5. Fazer a ligação das Saídas Qm e Qs aos LEDs
  4. Construir a tabela verdade para Qm e Qs a partir da simulação dos pulsos de clock (ligar e desligar a chave).
  5. Ligar o clock a uma frequência de 1Hz e ver o que acontece.

Material Utilizado

  1. CI 7402 (NOR) (Figura 10)
  2. CI 7404 (INV) (Figura 11)
  3. CI 7408 (AND) (Figura 12)
  4. CI 7474 (FF tipo D) (Figura 13)
  5. fios diversos
  6. bancada digital

Circuitos

CI 7402.png

Figura 10 - Esquemático do CI 7402 - Portas NOR.


CI 7404.png

Figura 11 - Esquemático do CI 7404 - Portas Inversoras.


CI 7408.png

Figura 12 - Esquemático do CI 7408 - Portas AND.


CI 7474.png

Figura 13 - Esquemático do CI 7474 - Dois FF tipo D.

Relatório

O relatório deverá ser entregue até o dia da primeira avaliação (AP1). As equipes que não terminaram as duas partes do experimento, podem fazer somente da parte que foi realizada (RS com controle). O relatório deve ser enviado por meio digital no formato PDF para o endereço douglasars@gmail.com.

Normas para elaboração do relatório

http://wiki.sj.ifsc.edu.br/images/9/9d/Modelo_Relat%C3%B3rio_aula_pratica_DouglasARS.pdf

Nota: Utilizem preferencialmente o LibreOffice Writer e exportem o arquivo PDF ao final (Arquivo >> Exportar como PDF).




<< <> >>