Mudanças entre as edições de "DIG222802 AULA05"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
 
(52 revisões intermediárias pelo mesmo usuário não estão sendo mostradas)
Linha 1: Linha 1:
 
=Laboratório 2=
 
=Laboratório 2=
  
O segundo experimento da turma de Digital 2 da Engenharia vai ser realizado na LabELETRO entre 14h e 17h45min. Está dividido em duas etapas: A primeira trata-se de montar um contador crescente de 0 a 9 com o integrado 74193, mostrando o resultado em display de 7 seg através de um um circuito BCD 7447. A segunda parte é montar mais um display para contar de 0 a 59.
+
O segundo experimento da turma de Digital 2 da Engenharia vai ser realizado na LabELETRO entre 14h e 17h45min. Vamos testar um contador crescente utilizando um único circuito integrado (CI) funcionando como relógio. O experimento Está dividido em duas etapas: A primeira trata-se de montar um contador crescente de 0 a 9 com o integrado 74193, mostrando o resultado (unidade) em um display de 7 seg através de um um circuito BCD 7447. A segunda parte é montar mais um display (dezena) para contar de 0 a 59.
  
==Parte I==
+
==Parte 1==
  
;Objetivo:
+
;Objetivo: Montar um contador crescente de 0 a 9 com CI 74193 apresentando o resultado da contagem em um display de 7 segmentos a partir do BCD 7447. O circuito correspondente é apresentado na Figura 1 denominado Parte 1.
  
Montar um contador crescente com CI 74193 apresentando o resultado da contagem em um display de 7 segmentos a parti do BCD 7447.
+
[[Imagem:fig37_DIG222802.png|center|600px]]
 
 
[[Imagem:fig37_DIG222802.png|center|300px]]
 
 
<center>
 
<center>
 
Figura 1 - Contador crescente de dois dígitos com 74193.
 
Figura 1 - Contador crescente de dois dígitos com 74193.
Linha 16: Linha 14:
 
==Procedimento==
 
==Procedimento==
  
#Formar as 8 equipes com 2 ou 3 integrantes;
+
#Formar as 10 equipes com até 3 integrantes;
#Desenhar as ligações utilizando o esquemático dos CIs;
+
#Desenhar as ligações utilizando o esquemático dos CIs;
 +
#Testar o funcionamento do gerador de frequência da bancada digital (alguns não estão funcionando);
 
#Montar o circuito na banca digital, os CIs devem ficar  com chanfro voltado para cima;
 
#Montar o circuito na banca digital, os CIs devem ficar  com chanfro voltado para cima;
 
## Fazer a ligação de VCC e GND;
 
## Fazer a ligação de VCC e GND;
## Fazer a ligação de PR\ (preset) e CLR\ (clear) em VCC ou numa chave. Lembrando que são ativos baixos;
+
## Fazer a ligação de PL em VCC. Lembrando que esta porta é ativo baixo;
## Fazer a ligação entre as portas lógicas dos circuitos integrados;
+
## Fazer a ligação entre as portas lógicas dos CIs;
## Fazer a ligação de R, S e C com chaves seletoras;
+
## Fazer a ligação de ''clock'' com gerador de frequência de 1Hz, ou colocando numa chave seletora;
## Fazer a ligação das Saídas Q e Q\ aos LEDs;
+
#Testar o funcionamento e fazer as correções necessários e ligações que por ventura estiverem faltando.
#Testar a tabela verdade.
+
 
 +
Lembrando, o circuito já foi testado. Mas poderá haver algumas ligações (extras) de outros pinos em VCC/GND.
  
==Parte II==
+
==Parte 2==
  
;Objetivo: Montar um segundo módulo.
+
;Objetivo: Montar um segundo módulo para contar de 0 a 5 apresentado o resultado também no display de 7 segmentos através de 7447.
  
  
Linha 34: Linha 34:
  
 
#Mesmas equipes;
 
#Mesmas equipes;
#Desenhar as ligações utilizando o esquemático dos CIs;
+
#Repetir as ligações utilizando o esquemático dos CIs já realizado;
 
#Montar o circuito na banca digital, os CIs devem ficar  com chanfro voltado para cima;
 
#Montar o circuito na banca digital, os CIs devem ficar  com chanfro voltado para cima;
## Fazer a ligação de VCC e GND
+
## Fazer a ligações como na Parte 1;
## Fazer a ligação de PRE e CLR nas chaves seletoras.
+
## Fazer a ligação do ''clock'' a partir da saída da AND (MR);
## Fazer a ligação entre as FF passando pela inversora
+
#Testar o funcionamento e fazer as correções necessárias e ligações que por ventura estiverem faltando.
## Fazer a ligação de D e Clock com chaves seletoras
+
 
## Fazer a ligação das Saídas Qm e Qs aos LEDs
+
==Desafio==
#Construir a tabela verdade para Qm e Qs a partir da simulação dos pulsos de clock (ligar e desligar a chave).
+
 
#Ligar o clock a uma frequência de 1Hz e ver o que acontece.
+
Fazer um cronometro regressivo de 59 até 0.
  
==Material Utilizado==
+
=Material Utilizado=
  
#CI 7402 (NOR) (Figura 10)
+
#CI 74193 (contador UP/DOWN 4 bits) (Figura 2)
#CI 7404 (INV) (Figura 11)
+
#CI 7447 (conversor BCD 7 seg) (Figura 3)
#CI 7408 (AND) (Figura 12)
+
#CI 7408 (AND) (Figura 4)
#CI 7474 (FF tipo D) (Figura 13)
+
#Display de 7 segmento anodo comum (Figura 5)
 +
#Resistor de 220/330 ohms
 +
#Capacitor de 56pF
 
#fios diversos  
 
#fios diversos  
 
#bancada digital
 
#bancada digital
Linha 56: Linha 58:
  
  
[[Imagem:CI_7402.png|center|250px]]
+
[[Imagem:CI_74192_74193.png|center|350px]]
 
<center>
 
<center>
Figura 10 - Esquemático do CI 7402 - Portas NOR.
+
Figura 2 - Esquemático do CI 74192/74193 - Contador UP/DOWN de 4 bits.
 
</center>
 
</center>
  
  
[[Imagem:CI_7404.png|center|250px]]
+
[[Imagem:CI_7447.png|center|350px]]
 
<center>
 
<center>
Figura 11 - Esquemático do CI 7404 - Portas Inversoras.
+
Figura 3 - Esquemático do CI 7447 - Conversor BCD 7 segmentos.
 
</center>
 
</center>
  
Linha 70: Linha 72:
 
[[Imagem:CI_7408.png|center|250px]]
 
[[Imagem:CI_7408.png|center|250px]]
 
<center>
 
<center>
Figura 12 - Esquemático do CI 7408 - Portas AND.
+
Figura 4 - Esquemático do CI 7408 - Portas AND.
 
</center>
 
</center>
  
  
[[Imagem:CI_7474.png|center|250px]]
+
[[Imagem:display7seg_pinagem.jpg|center|200px]]
 
<center>
 
<center>
Figura 13 - Esquemático do CI 7474 - Dois FF tipo D.
+
Figura 5 - Display de 7 segmentos anodo comum.
 
</center>
 
</center>
  
==Relatório==
+
=Relatório=
  
O relatório deverá ser entregue até o dia da primeira avaliação (AP1). As equipes que não terminaram as duas partes do experimento, podem fazer somente da parte que foi realizada (RS com controle). O relatório deve ser enviado por meio digital no formato PDF para o endereço '''douglasars@gmail.com'''.  
+
O relatório deverá ser entregue até o dia da segunda avaliação (AT2) (23h59min). As equipes que não terminaram as duas partes do experimento, podem fazer o relatório da parte 1 e relatar o que aconteceu com a parte 2. O relatório deve ser enviado por meio digital no formato PDF para o endereço '''douglasars@gmail.com'''.  
  
===Normas para elaboração do relatório===
+
==Normas para elaboração do relatório==
  
  
Linha 93: Linha 95:
  
  
 +
==Equipes==
 +
 +
;Critérios avaliativos:
 +
 +
::Estrutura: 2
 +
::Referencial teórico: 2
 +
::Esquema elétrico de montagem: 2
 +
::Procedimento experimental: 2
 +
::Conclusão: 2
 +
 +
::'''Resultado''': 10
 +
 +
 +
===Equipe X===
 +
 +
Alunos:
 +
 +
;Critérios avaliativos:
 +
 +
::Estrutura:
 +
::Referencial teórico:
 +
::Esquema elétrico de montagem:
 +
::Procedimento experimental:
 +
::Conclusão:
 +
 +
::'''Resultado''':
 +
 +
 +
<!--
 +
=Nota sobre o primeiro relatório=
  
 +
Esse relatório serviu de base para avaliar a habilidade de vocês alunos e corrigir as falhas. Somente os próximos relatórios de laboratório, servirão de base para a avaliação prática (AP1) da unidade curricular Eletrônica Digital I. Portanto, essa nota não será considerada.
  
 +
Prof. Douglas A.
 +
-->
  
 
-----
 
-----
Linha 100: Linha 135:
 
! style="background:#4069e1;" | [[DIG222802_AULA04 | << ]]
 
! style="background:#4069e1;" | [[DIG222802_AULA04 | << ]]
 
! style="background:#789;"    | [[DIG222802 | <> ]]
 
! style="background:#789;"    | [[DIG222802 | <> ]]
! style="background:#4069e1;" | [[DIG222802_AULA05 | >> ]]
+
! style="background:#4069e1;" | [[DIG222802_AULA06 | >> ]]
 
|}
 
|}

Edição atual tal como às 10h55min de 4 de outubro de 2016

Laboratório 2

O segundo experimento da turma de Digital 2 da Engenharia vai ser realizado na LabELETRO entre 14h e 17h45min. Vamos testar um contador crescente utilizando um único circuito integrado (CI) funcionando como relógio. O experimento Está dividido em duas etapas: A primeira trata-se de montar um contador crescente de 0 a 9 com o integrado 74193, mostrando o resultado (unidade) em um display de 7 seg através de um um circuito BCD 7447. A segunda parte é montar mais um display (dezena) para contar de 0 a 59.

Parte 1

Objetivo
Montar um contador crescente de 0 a 9 com CI 74193 apresentando o resultado da contagem em um display de 7 segmentos a partir do BCD 7447. O circuito correspondente é apresentado na Figura 1 denominado Parte 1.
Fig37 DIG222802.png

Figura 1 - Contador crescente de dois dígitos com 74193.

Procedimento

  1. Formar as 10 equipes com até 3 integrantes;
  2. Desenhar as ligações utilizando o esquemático dos CIs;
  3. Testar o funcionamento do gerador de frequência da bancada digital (alguns não estão funcionando);
  4. Montar o circuito na banca digital, os CIs devem ficar com chanfro voltado para cima;
    1. Fazer a ligação de VCC e GND;
    2. Fazer a ligação de PL em VCC. Lembrando que esta porta é ativo baixo;
    3. Fazer a ligação entre as portas lógicas dos CIs;
    4. Fazer a ligação de clock com gerador de frequência de 1Hz, ou colocando numa chave seletora;
  5. Testar o funcionamento e fazer as correções necessários e ligações que por ventura estiverem faltando.

Lembrando, o circuito já foi testado. Mas poderá haver algumas ligações (extras) de outros pinos em VCC/GND.

Parte 2

Objetivo
Montar um segundo módulo para contar de 0 a 5 apresentado o resultado também no display de 7 segmentos através de 7447.


Procedimento

  1. Mesmas equipes;
  2. Repetir as ligações utilizando o esquemático dos CIs já realizado;
  3. Montar o circuito na banca digital, os CIs devem ficar com chanfro voltado para cima;
    1. Fazer a ligações como na Parte 1;
    2. Fazer a ligação do clock a partir da saída da AND (MR);
  4. Testar o funcionamento e fazer as correções necessárias e ligações que por ventura estiverem faltando.

Desafio

Fazer um cronometro regressivo de 59 até 0.

Material Utilizado

  1. CI 74193 (contador UP/DOWN 4 bits) (Figura 2)
  2. CI 7447 (conversor BCD 7 seg) (Figura 3)
  3. CI 7408 (AND) (Figura 4)
  4. Display de 7 segmento anodo comum (Figura 5)
  5. Resistor de 220/330 ohms
  6. Capacitor de 56pF
  7. fios diversos
  8. bancada digital

Circuitos

CI 74192 74193.png

Figura 2 - Esquemático do CI 74192/74193 - Contador UP/DOWN de 4 bits.


CI 7447.png

Figura 3 - Esquemático do CI 7447 - Conversor BCD 7 segmentos.


CI 7408.png

Figura 4 - Esquemático do CI 7408 - Portas AND.


Display7seg pinagem.jpg

Figura 5 - Display de 7 segmentos anodo comum.

Relatório

O relatório deverá ser entregue até o dia da segunda avaliação (AT2) (23h59min). As equipes que não terminaram as duas partes do experimento, podem fazer o relatório da parte 1 e relatar o que aconteceu com a parte 2. O relatório deve ser enviado por meio digital no formato PDF para o endereço douglasars@gmail.com.

Normas para elaboração do relatório

http://wiki.sj.ifsc.edu.br/images/9/9d/Modelo_Relat%C3%B3rio_aula_pratica_DouglasARS.pdf

Nota: Utilizem preferencialmente o LibreOffice Writer e exportem o arquivo PDF ao final (Arquivo >> Exportar como PDF).


Equipes

Critérios avaliativos
Estrutura: 2
Referencial teórico: 2
Esquema elétrico de montagem: 2
Procedimento experimental: 2
Conclusão: 2
Resultado: 10


Equipe X

Alunos:

Critérios avaliativos
Estrutura:
Referencial teórico:
Esquema elétrico de montagem:
Procedimento experimental:
Conclusão:
Resultado:



<< <> >>