Mudanças entre as edições de "DIG222802 AULA12"

De MediaWiki do Campus São José
Ir para navegação Ir para pesquisar
(Criou página com '=Laboratório 3= O TERCEIRO experimento da turma de Digital 2 da Engenharia vai ser realizado no LabDIG (Sala 104) entre 14h e 17h45min. Vamos testar um contador/registrador em ...')
 
 
(20 revisões intermediárias pelo mesmo usuário não estão sendo mostradas)
Linha 1: Linha 1:
=Laboratório 3=
+
=Laboratório 4 - Simulação Proteus=
  
O TERCEIRO experimento da turma de Digital 2 da Engenharia vai ser realizado no LabDIG (Sala 104) entre 14h e 17h45min. Vamos testar um contador/registrador em anel utilizando um circuito com quatro flip-flops tipo D. O experimento está dividido em duas etapas: A primeira trata-se de montar um registrador em anel com dois circuitos integrados 7474, mostrando o resultado das quatro saídas nos LEDs disponíveis na bancada digital. A segunda parte, aproveitando o mesmo esquema do circuito, é implementar o contador/registrador Jonhson.
+
O quarto Laboratório da turma de Digital 2 da Engenharia vai ser realizado no LabINF (Sala 121) entre às 14h e 17h45min e será dividido em duas partes. Primeiramente, vamos apresentar o software de CAD Eletrônico - Proteus, mostrando área de trabalho, localização de componentes e ligações. E a segunda parte, propor um experimento de simulação de circuitos de memória, utilizando o integrado 7489 e um contador 74193, os dois de quatro bits. A proposta é verificar o funcionamento da memória, como gravar, acessar (ler) e exibir o seu conteúdo.
  
==Parte 1==
+
=Objetivo=
  
;Objetivo: Montar um contador/registrador em anel de 4 bits, utilizando CI 7474, chaves de RESET e SET no primeiro FF e apresentar o resultado das quatro saídas nos de LEDs. O circuito correspondente é apresentado na Figura 1.
+
*Apresentar o ambiente de trabalho do Proteus e o funcionamento da ferramenta.
 +
*Simular o uso memória 7489 com um contador.
  
[[Imagem:fig49_DIG222802.png|center|700px]]
 
<center>
 
Figura 1 - Registrador em anel de 4 bits.
 
</center>
 
 
==Procedimento==
 
  
#Formar até 8 equipes com 3 ou 4 integrantes;
 
#Desenhar as ligações utilizando o esquemático dos CIs;
 
#Testar o funcionamento do gerador de frequência da bancada digital, senão estiver funcionando, pode-se utilizar uma chave como ''clock'' (manual);
 
#Montar o circuito na banca digital, os CIs devem ficar com chanfro voltado para cima;
 
## Fazer a ligação de VCC e GND;
 
## Fazer a ligação de SET e RESET de um dos FF nas chaves seletoras;
 
## Fazer a ligação, se necessário, do SET e RESET em VCC. Lembrando que esta porta é ativo baixo;
 
## Fazer a ligação entre as portas lógicas dos CIs;
 
## Fazer a ligação de ''clock'' com gerador de frequência de 1Hz, ou colocando numa chave seletora;
 
#Testar o funcionamento e fazer as correções necessárias e ligações que por ventura estiverem faltando.
 
  
Lembrando, o circuito foi simulado no Proteus e funciona. Poderá haver algumas ligações (extras) de outros pinos em VCC/GND não detectadas na simulação.
+
[[Imagem:fig67_DIG222802.png|center|700px]]
 
 
==Parte 2==
 
 
 
;Objetivo: Alterar o circuito do contador em anel para que ele funcione como contador Jonhson, comprovando seu funcionamento. O circuito é visto da Figura 2.
 
 
 
[[Imagem:fig51_DIG222802.png|center|700px]]
 
 
<center>
 
<center>
Figura 2 - Contador Jonhson.
+
Figura 1 - Circuito básico da Memória 7489.
 
</center>
 
</center>
  
 
==Procedimento==
 
==Procedimento==
  
#Mesmas equipes;
+
#Completar o circuito que é visto na Figura 1, adicionando o controle para ME e WE, bem como um circuito 7404, que as saídas 7489 são barradas e que fornecem pouca corrente para display BCD.
#Repetir as ligações utilizando o parte do esquemático dos CIs realizado;
 
## Desfazer as ligações do SET e RESET do primeiro FF ligando-os em VCC se necessário;
 
 
#Testar o funcionamento e fazer as correções necessárias e ligações que por ventura estiverem faltando.
 
#Testar o funcionamento e fazer as correções necessárias e ligações que por ventura estiverem faltando.
 +
#Gravar uma palavra na memória utilizando as letras A,b,C,d,E,F entre outras, que seja continuamente apresentada.
 +
#Apresentar essa palavra sequencialmente, por exemplo: CASA, FACA, FICA, AZUL...
  
==Parte 3 - Desafio==
+
==Desafio==
  
Realizar o circuito do temporizador da sinaleira de quatro estados. A Figura 3 mostra o esquemático do circuito.
+
Apresentar o conteúdo das memórias "ao mesmo tempo" utilizando vários displays e um multiplexador.
 
 
 
 
[[Imagem:fig52_DIG222802.png|center|700px]]
 
<center>
 
Figura 3 - Circuito temporizador da sinaleira de quatro estados.
 
</center>
 
  
 
=Material Utilizado=
 
=Material Utilizado=
  
#CI 7474
+
#Microcomputador
#CI 74193 (contador UP/DOWN 4 bits) (Figura 2)
+
#Software proteus
#fios diversos
 
#bancada digital
 
  
==Circuitos==
+
=Relatório=
  
[[Imagem:CI_7474.png|center|350px]]
+
O relatório simplificado deverá ser entregue em até duas semanas (19/07/2016 23h59min).  
<center>
 
Figura 4 - Esquemático do CI 7474 - Dois FF tipo D.
 
</center>
 
  
 +
==Individual==
  
[[Imagem:CI_74192_74193.png|center|350px]]
+
;Critérios avaliativos:  
<center>
 
Figura 5 - Esquemático do CI 74192/74193 - Contador UP/DOWN de 4 bits.
 
</center>
 
  
=Relatório=
+
::Participação: 50%
 +
::Escrita (coerente e conclusiva): 50%
  
O relatório simplificado deverá ser entregue no final da aula. As equipes que não terminaram as duas partes do experimento, mais o desafio, podem fazer o relatório das partes 1 e 2 obrigatoriamente e relatar o que aconteceu com o desafio.
+
=Referências=
  
==Equipes==
+
[1] [http://www.alldatasheet.com/datasheet-pdf/pdf/132984/TI/SN7489.html Datasheet 7489]
 
 
;Critérios avaliativos:  
 
  
::Participação: 2
+
[2] [http://www.alldatasheet.com/datasheet-pdf/pdf/51050/FAIRCHILD/74193.html Datasheet 74193]
::Montagem: 1
 
::Administração do tempo: 1
 
::Escrita (coerente e conclusiva): 6
 
  
 +
[3] [http://www.professorpetry.com.br/Bases_Dados/Apostilas_Tutoriais/Tutorial_Proteus_Simulacao.pdf Tutorial de simulação no Proteus]
  
  

Edição atual tal como às 11h20min de 11 de julho de 2016

Laboratório 4 - Simulação Proteus

O quarto Laboratório da turma de Digital 2 da Engenharia vai ser realizado no LabINF (Sala 121) entre às 14h e 17h45min e será dividido em duas partes. Primeiramente, vamos apresentar o software de CAD Eletrônico - Proteus, mostrando área de trabalho, localização de componentes e ligações. E a segunda parte, propor um experimento de simulação de circuitos de memória, utilizando o integrado 7489 e um contador 74193, os dois de quatro bits. A proposta é verificar o funcionamento da memória, como gravar, acessar (ler) e exibir o seu conteúdo.

Objetivo

  • Apresentar o ambiente de trabalho do Proteus e o funcionamento da ferramenta.
  • Simular o uso memória 7489 com um contador.


Fig67 DIG222802.png

Figura 1 - Circuito básico da Memória 7489.

Procedimento

  1. Completar o circuito que é visto na Figura 1, adicionando o controle para ME e WE, bem como um circuito 7404, já que as saídas 7489 são barradas e que fornecem pouca corrente para display BCD.
  2. Testar o funcionamento e fazer as correções necessárias e ligações que por ventura estiverem faltando.
  3. Gravar uma palavra na memória utilizando as letras A,b,C,d,E,F entre outras, que seja continuamente apresentada.
  4. Apresentar essa palavra sequencialmente, por exemplo: CASA, FACA, FICA, AZUL...

Desafio

Apresentar o conteúdo das memórias "ao mesmo tempo" utilizando vários displays e um multiplexador.

Material Utilizado

  1. Microcomputador
  2. Software proteus

Relatório

O relatório simplificado deverá ser entregue em até duas semanas (19/07/2016 23h59min).

Individual

Critérios avaliativos
Participação: 50%
Escrita (coerente e conclusiva): 50%

Referências

[1] Datasheet 7489

[2] Datasheet 74193

[3] Tutorial de simulação no Proteus



<< <> >>